飛兆半導(dǎo)體推出μSerDes器件
——
使用飛兆半導(dǎo)體 μSerDes的待機功耗較其它解決方案低10倍,而功耗是影響電池壽命和手機通話時間的關(guān)鍵參數(shù)。FIN12和FIN24器件可在基頻下將電磁干擾降低30到40dB,并將棘手的諧波干擾減小到100dBm以下,以獲得更好的EMC性能
。這些創(chuàng)新的改進(jìn)是通過串化結(jié)構(gòu)的革新以及兩項新型差分I/O技術(shù)-低功耗LVDS (LpLVDS) 和電流轉(zhuǎn)換邏輯 (CTL) 來實現(xiàn),與傳統(tǒng)的I/O技術(shù)相比可實現(xiàn)更低的功耗和電磁干擾。
飛兆半導(dǎo)體技術(shù)要員Mike Fowler稱:"作為領(lǐng)先的超便攜高性能串化解決方案創(chuàng)新廠商,飛兆半導(dǎo)體的 μSerDes 器件是完整系列的首項產(chǎn)品,有助于開拓SerDes市場。與許多關(guān)鍵客戶密切合作的成果,μSerDes的開發(fā)能為設(shè)計人員提供最佳的轉(zhuǎn)移路徑,以實現(xiàn)卓越的性能和功能性,包括更有效的功率管理、更低的電磁干擾和更小的封裝。"
μSerDes的主要特點和優(yōu)點包括:
最小的電磁干擾,最低的噪聲輻射、更底的噪聲靈敏度及更短的上市時間;
最低的功耗,可延長電池使用壽命;
高達(dá)每秒780 MB的串化數(shù)據(jù)速率;
顯著降低電纜信號衰減,單向接口 >25:4; 雙向接口 >50:7;
更大的靈活性,可支持像素或微控制器接口;
可使用power up/down 信號將IC配制成串化或解串器;
無需特殊的傳輸媒介:可用普通的柔性電路、PC板、電纜;
最小的封裝 - 節(jié)省空間的32或40腳鑄模無鉛封裝 (MLP) 或42腳球柵陣列封裝 (BGA)
評論