Cadence針對28納米工藝為TSMC模擬/混合信號設(shè)計參考流程1.0版提供廣泛支持
全球電子設(shè)計創(chuàng)新領(lǐng)導(dǎo)廠商Cadence設(shè)計系統(tǒng)公司今天宣布,支持臺灣積體電路制造股份有限公司 (以下簡稱TSMC) 模擬/混合信號(以下簡稱AMS)設(shè)計參考流程1.0版,以實現(xiàn)先進(jìn)的28納米工藝技術(shù)。Cadence與TSMC在這項全新設(shè)計參考流程上的合作,將可協(xié)助促進(jìn)高級混合信號設(shè)計的上市時間,幫助降低在設(shè)計基礎(chǔ)架構(gòu)的多余投資,并提高投資回報率。
本文引用地址:http://m.butianyuan.cn/article/110542.htm“與Cadence之間的合作伙伴關(guān)系,是客戶實現(xiàn)高級模擬/混合信號設(shè)計成功不可或缺的一環(huán),”TSMC設(shè)計方法與服務(wù)行銷副處長Tom Quan說。“針對28納米工藝的TSMC 模擬/混合設(shè)計參考設(shè)計流程,藉由運(yùn)用最新工藝技術(shù)的優(yōu)勢,推出目前業(yè)界最完整的設(shè)計、檢驗與生產(chǎn)芯片的方法學(xué)。我們非常樂于與Cadence公司以及整個TSMC開放創(chuàng)新平臺 (Open Innovation Platform™) 生態(tài)系統(tǒng)繼續(xù)合作,以確保我們的技術(shù)能夠跟上新興設(shè)計挑戰(zhàn)的腳步,讓我們的客戶在設(shè)計基礎(chǔ)架構(gòu)方面的投資發(fā)揮最大價值。”
這個設(shè)計參考流程強(qiáng)化為設(shè)計團(tuán)隊提供強(qiáng)大的輔助,幫助他們完成高效、低成本芯片實現(xiàn)的任務(wù),可稱為Cadence EDA360戰(zhàn)略的主要支柱。
Cadence公司混合信號技術(shù)為TSMC嶄新的28納米設(shè)計參考流程提供非常全面的產(chǎn)品支持,一步步協(xié)助設(shè)計邁向芯片實現(xiàn)。Cadence公司與TSMC的合作解決當(dāng)今在無線、網(wǎng)絡(luò)、消費(fèi)電子與其它應(yīng)用方面, 芯片設(shè)計中模擬與混合信號功能方面越來越高的復(fù)雜性與集成度。
“隨著無線、網(wǎng)絡(luò)、消費(fèi)電子與CPU設(shè)計復(fù)雜度的日益增加,模擬與混合信號IP可以占到芯片設(shè)計的50%以上,”產(chǎn)品管理部門主管Sandeep Mehndiratta說。“Cadence支持的TSMC模擬/混合信號設(shè)計參考流程1.0版,專為TSMC芯片技術(shù)而優(yōu)化化,為客戶提供全面的設(shè)計、驗證與設(shè)計實現(xiàn)解決方案,幫助他們在28納米工藝節(jié)點上實現(xiàn)高級混合信號設(shè)計的最高質(zhì)量。”
TSMC設(shè)計參考流程融合來自Virtuoso平臺的各種Cadence技術(shù)陣容,涵蓋在28納米工藝的AMS IP設(shè)計、驗證與設(shè)計實現(xiàn)。在先進(jìn)28納米設(shè)計經(jīng)驗證的技術(shù)基礎(chǔ)上,Cadence 與TSMC合作,原理圖設(shè)計、AMS驗證、射頻與瞬態(tài)噪聲分析、良品率靈敏度分析、約束導(dǎo)向型布局、模擬布置與布線、物理驗證、DFM感知的寄生提取、IR壓降與電遷移分析。
評論