新聞中心

EEPW首頁 > 嵌入式系統(tǒng) > 市場分析 > ARM 64位處理器架構(gòu)ARMv8技術(shù)淺析

ARM 64位處理器架構(gòu)ARMv8技術(shù)淺析

作者: 時間:2012-11-01 來源:驅(qū)動之家 收藏

  

本文引用地址:http://m.butianyuan.cn/article/138394.htm

 

  AArch64是一套新的指令集,支持v7架構(gòu)中的所有功能,包括TrustZone、虛擬化等等,而且內(nèi)存翻譯系統(tǒng)也是基于v7而來的,采用LPAE表格式,翻譯表寄存器最高支持48位虛擬尋址。

  

 

  AArch64指令集的長度固定為32-bit,在語法上也和AArch32基本一樣,只在必要的地方做了修改,此外隨時都可以訪問31個通用寄存器,而且寬度都是64-bit的。

  

 

  A64、A32不同之處在于,新指令都支持64-bit操作,條件指令要少得多,沒有任意長度的載入/存儲多重指令。

  

 

  A64的高級SIMD和浮點指令集與A32基本類似,高級SIMD同樣共享浮點寄存器文件,并有三處重要改進(jìn):32個128-bit寬度寄存器、支持雙精度浮點執(zhí)行、完整支持IEEE754標(biāo)準(zhǔn)。

  

 

  A64的通用寄存器文件和媒體寄存器文件。

  

 

  指令級支持加密AES、SHA-1、SHA-256。

  

 

  意外模型。有四種意外級別,EL3到EL0。



關(guān)鍵詞: ARM 處理器

評論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉