新聞中心

EEPW首頁 > 嵌入式系統(tǒng) > 設(shè)計應(yīng)用 > 基于FPGA的模擬視頻轉(zhuǎn)SDI的轉(zhuǎn)換器設(shè)計與實現(xiàn)

基于FPGA的模擬視頻轉(zhuǎn)SDI的轉(zhuǎn)換器設(shè)計與實現(xiàn)

作者:聶楊 陶慶肖 姚君 張家會 馬祖其 時間:2013-03-21 來源:電子產(chǎn)品世界 收藏

  摘要:為了將現(xiàn)有模擬視頻系統(tǒng)接入到數(shù)字串行視頻系統(tǒng),需要將模擬視頻轉(zhuǎn)換成信號。采用SAA7113先將模擬視頻數(shù)字化,用Altera公司的CYCLONE III系列完成信號的擾碼、編碼等功能,接口芯片采用國家半導體公司的,使用Tektronix VFM 7120進行測試,信號指標符合SMPTE259M標準?;?a class="contentlabel" href="http://m.butianyuan.cn/news/listbylabel/label/FPGA">FPGA的視頻轉(zhuǎn)換器設(shè)計,過程簡單,可移植性強,并且可以方便字幕疊加。

本文引用地址:http://m.butianyuan.cn/article/143372.htm

  引言

  目前我國廣電系統(tǒng)大都采用數(shù)字接口,該接口采用75歐同軸電纜傳輸未經(jīng)壓縮的數(shù)字視頻信號,在SMPTE259M中規(guī)定了A、B、C、D 4種標準,傳輸速率分別為143Mbit/s、177Mbit/s、270Mbit/s、360Mbit/s,其中最常見的是270Mbit/s。本文設(shè)計的轉(zhuǎn)換器可以將傳統(tǒng)的模擬視頻信號轉(zhuǎn)換成270Mbit/s的數(shù)字視頻,以便和數(shù)字電視系統(tǒng)相互兼容。

  設(shè)備組成及工作原理

  本設(shè)備可以分為三部分,第一部分是模擬視頻的數(shù)字化,第二部分是SDI信號編碼,第三部分是線路驅(qū)動。設(shè)備框圖如圖1所示。模擬視頻信號經(jīng)過SAA7113進行A/D轉(zhuǎn)換,輸出10路27Mbit/s的并行數(shù)據(jù),將10路并行數(shù)據(jù)進行擾碼處理以及并串轉(zhuǎn)換后打包成270Mbit/s的SDI串行信號,F(xiàn)PGA輸出的串行數(shù)據(jù)經(jīng)過線路驅(qū)動后最終輸出幅度為800mV的標準SDI信號?! ?/p>

 

  A/D轉(zhuǎn)換

  A/D轉(zhuǎn)換部分采用Philips公司生產(chǎn)的專用視頻解碼芯片SAA7113,該芯片能將NTSC或PAL復合視頻信號轉(zhuǎn)換成8位或10位復合ITU-R BT.656標準的YCbCr分量視頻。該芯片有兩路視頻輸入VIN1和VIN2,用戶可以通過配置芯片內(nèi)部相應(yīng)寄存器選擇VIN1或VIN2來進行A/D轉(zhuǎn)換。同時該芯片還具有生成測試模板的功能,當輸入端沒有視頻信號時,SAA7113可自動輸出黑屏,也可以通過寄存器配置產(chǎn)生藍屏、75%彩條或100%彩條輸出。

  SAA7113外圍電路簡單,只需少量的額外元器件即可工作,具體電路參見SAA7113的芯片手冊,在此不再贅述。

  FPGA信號編碼

  FPGA信號編碼為本設(shè)計的核心部分,主要包含了PLL模塊、擾碼模塊、并串轉(zhuǎn)換模塊以及對SAA7113的I2C配置模塊,該部分功能全部由FPGA來完成。本設(shè)計采用了Altera公司生產(chǎn)的Cyclone III系列的FPGA芯片,根據(jù)設(shè)計需求,選用了EP3C5E144來完成SDI信號的編碼工作,主要程序代碼采用Verilog語言來編寫。

模擬信號相關(guān)文章:什么是模擬信號


fpga相關(guān)文章:fpga是什么




關(guān)鍵詞: FPGA SDI LMH0001 201303

評論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉