Altera宣布10代FPGA和SoC實(shí)現(xiàn)了突破性優(yōu)勢(shì)
Altera公司(NASDAQ: ALTR)日前宣布推出10代FPGA和SoC (芯片系統(tǒng)),幫助系統(tǒng)開發(fā)人員在性能和功效上實(shí)現(xiàn)了突破。10代器件在工藝技術(shù)和體系結(jié)構(gòu)基礎(chǔ)上進(jìn)行了優(yōu)化,以最低功耗實(shí)現(xiàn)了業(yè)界最好的性能和水平最高的系統(tǒng)集成度。首先布發(fā)的10代系列包括Arria 10以及Stratix 10 FPGA和SoC,具有嵌入式處理器。10代器件采用了業(yè)界最先進(jìn)的工藝技術(shù),包括,Intel的14-nmTri-Gate工藝和TSMC的20 nm工藝。早期試用客戶目前正在使用Quartus II軟件進(jìn)行10代產(chǎn)品開發(fā)?! ?/p>本文引用地址:http://m.butianyuan.cn/article/146302.htm
Altera產(chǎn)品營(yíng)銷資深總監(jiān)Patrick Dorsey評(píng)論說:“我們的10代產(chǎn)品將促進(jìn)可編程邏輯在新市場(chǎng)中的應(yīng)用,進(jìn)一步加速FPGA向傳統(tǒng)ASSP和ASIC應(yīng)用領(lǐng)域的拓展。10代器件進(jìn)行了優(yōu)化,支持客戶開發(fā)可高度定制的解決方案,極大的提高了系統(tǒng)性能和系統(tǒng)集成度,同時(shí)降低了運(yùn)營(yíng)成本。”
Stratix 10 FPGA和SoC超乎想象
Stratix 10 FPGA和SoC設(shè)計(jì)支持最先進(jìn)的高性能應(yīng)用,包括,網(wǎng)絡(luò)、通信、廣播以及計(jì)算機(jī)和存儲(chǔ)市場(chǎng)等應(yīng)用領(lǐng)域,同時(shí)降低了系統(tǒng)功耗。Stratix 10 FPGA和SoC采用Intel 14 nmTri-Gate工藝和增強(qiáng)高性能體系結(jié)構(gòu),工作頻率超過了1 吉赫茲,兩倍于當(dāng)前高端28-nm FPGA的內(nèi)核性能。對(duì)于功耗預(yù)算非常嚴(yán)格的高性能系統(tǒng),Stratix 10器件能在與前一代產(chǎn)品相當(dāng)?shù)男阅芩缴?,幫助客戶將功耗降?0%。
Altera在日前推出10代系列產(chǎn)品時(shí)發(fā)布了Stratix 10 FPGA和SoC的技術(shù)細(xì)節(jié),稍后還會(huì)繼續(xù)公開產(chǎn)品更詳細(xì)的信息。Stratix 10 FPGA和SoC實(shí)現(xiàn)了業(yè)界最好的性能和最高水平的集成度,包括:
· 單個(gè)芯片上集成超過四百萬(wàn)個(gè)邏輯單元
· 56-Gbps收發(fā)器
· 10-TeraFLOP單精度數(shù)字信號(hào)處理
· 第三代超高性能處理器系統(tǒng)
· 多芯片3D解決方案,可集成SRAM、DRAM和ASIC。
Arria 10 FPGA和SoC重塑中端器件
Arria 10 FPGA和SoC是10代系列產(chǎn)品中最早推出的系列器件。該系列器件為中端可編程器件設(shè)立了新標(biāo)桿,以最低的中端器件功耗提供當(dāng)前高端FPGA的性能和功能。利用針對(duì)TSMC 20 nm工藝進(jìn)行了優(yōu)化的增強(qiáng)體系結(jié)構(gòu),Arria 10 FPGA和SoC比前一代器件的性能更強(qiáng),而功耗降低了40%。
Arria 10器件的特性和功能比目前的高端FPGA更豐富,而性能提高了15%。Arria 10 FPGA和SoC反映了硅片融合的發(fā)展趨勢(shì),實(shí)現(xiàn)了系統(tǒng)集成度最高的中端器件,包括115萬(wàn)邏輯單元(LE)、集成硬核IP和第二代處理器系統(tǒng),該系統(tǒng)具有1.5 GHz雙核ARM® Cortex™-A9處理器。Arria 10 FPGA和SoC含有28-Gbps收發(fā)器,帶寬比當(dāng)前一代產(chǎn)品高4倍,系統(tǒng)性能提高3倍,包括支持2666 Mbps DDR4以及15-GbpsHybrid Memory Cube。
采用開發(fā)套件,10代在效能上實(shí)現(xiàn)了突破
10代器件由Altera的Quartus II開發(fā)軟件和高級(jí)設(shè)計(jì)流程工具提供支持,這包括OpenCL軟件開發(fā)套件(SDK)、SoC嵌入式設(shè)計(jì)套裝(EDS)和DSP Builder。利用這一前沿的開發(fā)工具套裝,設(shè)計(jì)團(tuán)隊(duì)提高了效能,同時(shí)也方便了設(shè)計(jì)團(tuán)隊(duì)在其下一代系統(tǒng)中采用10代FPGA和SoC。與前一代產(chǎn)品相比,采用Quartus II軟件,10代FPGA和SoC的編譯時(shí)間縮短8倍,仍然保持了業(yè)界最快的編譯時(shí)間。編譯時(shí)間的有效縮短,是因?yàn)椴捎昧爽F(xiàn)代多核計(jì)算技術(shù)的前沿軟件算法。
供貨信息
早期試用客戶目前正在使用Quartus II軟件開發(fā)Arria 10 FPGA。Arria 10器件第一批樣片將于2014年年初發(fā)售。Altera將于2013年提供14 nm Stratix 10 FPGA測(cè)試芯片,2014年為Stratix 10 FPGA提供Quartus II軟件支持。
linux操作系統(tǒng)文章專題:linux操作系統(tǒng)詳解(linux不再難懂)
評(píng)論