新聞中心

EEPW首頁 > 嵌入式系統(tǒng) > 設(shè)計應(yīng)用 > 高速DSP系統(tǒng)的電路板級電磁兼容性分析與設(shè)計

高速DSP系統(tǒng)的電路板級電磁兼容性分析與設(shè)計

作者: 時間:2012-08-27 來源:網(wǎng)絡(luò) 收藏

隨著技術(shù)的廣泛應(yīng)用,相應(yīng)的的PCB就顯得十分重要。由于是一個相當(dāng)復(fù)雜、種類繁多并有許多分的數(shù)、?;旌?a class="contentlabel" href="http://m.butianyuan.cn/news/listbylabel/label/系統(tǒng)">系統(tǒng),所以來自外部的電磁輻射以及內(nèi)部元器件之間、分之間和各傳輸通道間的串?dāng)_對DSP及其數(shù)據(jù)信息所產(chǎn)生的干擾,已嚴(yán)重地威脅著其工作的穩(wěn)定性、可靠性和安全性。據(jù)統(tǒng)計,干擾引起的DSP事故占其總事故的90%左右。因此一個穩(wěn)定、可靠的DSP系統(tǒng),和抗干擾至關(guān)重要。

本文引用地址:http://m.butianyuan.cn/article/148519.htm

  1 DSP的電磁干擾環(huán)境

  電磁干擾的基本模型由電磁干擾源、耦合路徑和接收機3部分組成,如圖1所示。

  

電磁干擾的基本模型 www.elecfans.com


  電磁干擾源包含微處理器、微控制器、靜電放電、瞬時功率執(zhí)行元件等。隨著大量半導(dǎo)體器件的應(yīng)用,其邊沿跳變速率非???,這種電路可以產(chǎn)生高達300 MHz的諧波干擾。耦合路徑可以分為空間輻射電磁波和導(dǎo)線傳導(dǎo)的電壓與電流。噪聲被耦合到電路中的最簡單方式是通過導(dǎo)體的傳遞,例如,有一條導(dǎo)線在一個有噪聲的環(huán)境中經(jīng)過,這條導(dǎo)線通過感應(yīng)接收這個噪聲并且將其傳遞到電路的其他部分,所有的電子電路都可以接收傳送的電磁干擾。例如,在數(shù)字電路中,臨界信號最容易受到電磁干擾的影響;模擬的低級放大器、控制電路和電源調(diào)整電路也容易受到噪聲的影響。

  2 DSP的布線和

  良好的布線在性中是一個非常重要的因素,一個拙劣的布線和設(shè)計會產(chǎn)生很多問題,即使加上濾波器和其他元器件也不能解決這些問題。

  正確的電路布線和設(shè)計應(yīng)該達到如下3點要求:

  (1)電路板上的各部分電路之間存在干擾,電路仍能正常工作;

  (2)電路板對外的傳導(dǎo)發(fā)射和輻射發(fā)射盡可能低,達到有關(guān)標(biāo)準(zhǔn)要求;

  (3)外部的傳導(dǎo)干擾和輻射干擾對電路板上的電路沒有影響。

  2.1 元器件的布置

  (1)元器件布置的首要問題是對元器件進行分組。元器件的分組原則有:按電壓不同分;按數(shù)字電路和模擬電路分;按高速和低速信號分和按電流大小分。一般情況下都按照電壓不同分或按數(shù)字電路與模擬電路分。

  (2)所有的連接器都放在電路板的一側(cè),盡量避免從兩側(cè)引出電纜。

  (3)避免讓高速信號線靠近連接器。

  (4)在元器件安排時應(yīng)考慮盡可能縮短高速信號線,如時鐘線、數(shù)據(jù)線和地址線等。

  2.2 地線和電源線的布置

  地線布置的最終目的是為了最小化接地阻抗,以此減小從電路返回到電源之間的接地回路電勢,即減小電路從源端到目的端線路和地層形成的環(huán)路面積。通常增加環(huán)路面積是由于地層隔縫引起的。如果地層上有縫隙,高速信號線的回流線就被迫要繞過隔縫,從而增大了高頻環(huán)路的面積,如圖2所示。

  

高速信號線的回流線 www.elecfans.com

  圖2中高速線與芯片之間進行信號傳輸。圖2(a)中沒有地層隔縫,根據(jù)“電流總是走阻抗最小的途徑”,此時環(huán)路面積最小。圖2(b)中,有地層隔縫,此時地環(huán)路面積增大,這樣就產(chǎn)生如下后果:

  (1)增大向空間的輻射干擾,同時易受空間磁場的影響;

  (2)加大與板上其他電路產(chǎn)生磁場耦合的可能性;

  (3)由于環(huán)路電感加大,通過高速線輸出的信號容易產(chǎn)生振蕩;


上一頁 1 2 下一頁

評論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉