音頻編解碼芯片接口的FPGA應(yīng)用
3.1 驅(qū)動(dòng)器的總體設(shè)計(jì)方案
本文設(shè)計(jì)驅(qū)動(dòng)器在使用時(shí)的框圖如圖4所示。雙口RAM和驅(qū)動(dòng)器一同連接在控制器的數(shù)據(jù)總線和地址總線上,控制器只需提供少量的控制線即可完成對(duì)音頻編解碼芯片wM8731的控制及數(shù)據(jù)交換功能。
驅(qū)動(dòng)器內(nèi)部結(jié)構(gòu)框圖如圖5所示??刂撇糠痔峁?qū)動(dòng)器與控制器之間的接口(包含有數(shù)據(jù)總線信號(hào)、地址總線信號(hào)和控制信號(hào)),同時(shí)產(chǎn)生控制字轉(zhuǎn)換單元和數(shù)字音頻接口單元的控制信號(hào);內(nèi)部寄存器緩存控制字和狀態(tài)字;控制字轉(zhuǎn)化單元負(fù)責(zé)將控制字串行發(fā)送給WM8731,同時(shí)效驗(yàn)傳送信號(hào);數(shù)據(jù)音頻接口單元完成WM8731與外部雙口RAM的串并轉(zhuǎn)換,實(shí)現(xiàn)對(duì)數(shù)字音頻信號(hào)的發(fā)送和接收功能。
驅(qū)
表l 狀態(tài)寄存器控制字的對(duì)應(yīng)定義
3.2.2 控制字轉(zhuǎn)換單元
當(dāng)START控制位置‘1’時(shí),將控制字寄存器中的數(shù)據(jù)串行發(fā)送給WM8731,當(dāng)傳輸出現(xiàn)錯(cuò)誤時(shí),將狀態(tài)寄存器中的ACK位置1。如圖6所示。
3.2.3 數(shù)字音頻接口單元
當(dāng)讀入數(shù)字音頻標(biāo)志位C1為‘1’,接收WM873l芯片傳來(lái)的數(shù)字音頻數(shù)據(jù)并將其存入外部雙口RAM中,當(dāng)輸出數(shù)字音頻數(shù)據(jù)標(biāo)志位C2為‘1’時(shí),將雙口RAM中的音頻數(shù)據(jù)發(fā)送給wM8731。如圖7所示。
adc相關(guān)文章:adc是什么
fpga相關(guān)文章:fpga是什么
數(shù)字濾波器相關(guān)文章:數(shù)字濾波器原理
評(píng)論