新聞中心

EEPW首頁 > 消費(fèi)電子 > 設(shè)計(jì)應(yīng)用 > 基于TMS320VC550的JPEG視頻壓縮系統(tǒng)的實(shí)現(xiàn)

基于TMS320VC550的JPEG視頻壓縮系統(tǒng)的實(shí)現(xiàn)

作者: 時(shí)間:2010-02-26 來源:網(wǎng)絡(luò) 收藏

 3.3 DSP供電電源電路

  DSP基本由獨(dú)立的電源供電,而硬件平臺的其他器件共用另一套電源供電。為了降低系統(tǒng)功耗,DSP一般采用低電壓供電.并且采用I/O和 CPU內(nèi)核分開供電方式。VC5509A不同的工作頻率要求不同的核電壓,200 MHz為1.6 V,144 MHz為1.35 V,108 MHz為1.2 V。DSP的I/O電壓為3.3 V。

  DSP供電電源電路如圖4所示。選用TI公司的兩款LDO電源器件TPS76801和TPS75833分別為DSP提供內(nèi)核電壓和I/O電壓。

DSP供電電源電路

  TPS76801能給CPU內(nèi)核提供最大1 A的電流,電壓在1.2~3 V范圍內(nèi)可調(diào)。

  調(diào)整TPS76801的輸入電阻值得到1.6 V,1.35 V,1.2 V的核電壓,DSP相應(yīng)工作在200 MHz,144 MHz,108 MHz的頻率下。而TPS75833能提供最高3 A的I/O電流,對于低功耗的9A,這已足夠保證其工作在最大負(fù)荷狀態(tài)。

  4 系統(tǒng)軟件設(shè)計(jì)

  該系統(tǒng)軟件設(shè)計(jì)的主要功能是實(shí)時(shí)采樣現(xiàn)場的信號,然后對網(wǎng)像數(shù)據(jù)編碼并通過USB總線或RS232串口將圖像數(shù)據(jù)傳送給主機(jī)。系統(tǒng)主程序流程如圖5所示,該系統(tǒng)軟件設(shè)計(jì)可分為系統(tǒng)初始化、圖像采集、編碼和數(shù)據(jù)傳輸4個(gè)主要模塊。

系統(tǒng)主程序流程

  系統(tǒng)上電后,DSP首先初始化,初始化主要包括:通過I2C總線初始化SAA7111,設(shè)置其工作模式;空間分配,EMIF的配置以保證外部存儲(chǔ)器的正常訪問;配置USB模塊;設(shè)定DMA通道以及設(shè)定外部中斷。然后DSP等待FPGA的中斷。當(dāng)DSP接收到FPGA的中斷后,DSP設(shè)定標(biāo)志寄存器,啟動(dòng) DMA讀取數(shù)據(jù),并進(jìn)行編碼。當(dāng)編碼結(jié)束后,DSP把數(shù)據(jù)交付USB模塊,通過USB總線傳送至上位機(jī),同時(shí)DSP向FPGA發(fā)送空閑信號,通知FPGA 繼續(xù)發(fā)送下一幀。



評論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉