新聞中心

EEPW首頁 > 嵌入式系統(tǒng) > 設(shè)計(jì)應(yīng)用 > 基于串并轉(zhuǎn)換器的24位FPD串并-并串轉(zhuǎn)換方案

基于串并轉(zhuǎn)換器的24位FPD串并-并串轉(zhuǎn)換方案

作者: 時間:2011-12-30 來源:網(wǎng)絡(luò) 收藏

DS90UR905Q/906Q芯片組是5MHz-65MHz彩色-LinkII串行化器和器,能把并行RGB視頻接口成高速串行接口。該串行總線配置通過消除時鐘和數(shù)據(jù)之間的偏移問題極大簡化了系統(tǒng)設(shè)計(jì),減少了連接器的引腳數(shù),降低了互連器件的尺寸、重量和成本,并整體簡化了PCB的布局。此外,內(nèi)部DC平衡解碼被用于支持交流耦合互聯(lián)。

DS90UR905QSer(串行化器)嵌入了時鐘、平衡了數(shù)據(jù)有效載荷,并將信號水平移動為高速低電壓差分信號。最多可將24個輸入信號同3個視頻控制信號串聯(lián)。它支持全彩色或者18位彩色和6個通用信號(如音頻I2S)應(yīng)用。

DS90UR906QDes(并行化器)恢復(fù)數(shù)據(jù)(RGB)和控制信號,并從串行數(shù)據(jù)流中提取時鐘。它能夠在不使用訓(xùn)練序列或者專用SYNC模式的情況下鎖定輸入數(shù)據(jù)流,并且不需要參考時鐘。提供鏈路狀態(tài)(LOCK)輸出信號。

利用用戶自定義的去重、差分輸出水平選擇功能和接收器均衡對串行傳輸進(jìn)行優(yōu)化。利用低壓差分信號、接收器驅(qū)動強(qiáng)度控制和擴(kuò)頻時鐘兼容性將EMI減至最低。可對DES進(jìn)行配置,從而在其并行輸出中生成擴(kuò)頻時鐘和數(shù)據(jù)。

DS90UR905Q(Ser)采用48引腳LLP封裝,DS90UR906Q(Des)采用60引腳LLP封裝。它們符合汽車級AEC-Q1002級標(biāo)準(zhǔn)要求,工作溫度為-40℃到+105℃。


圖1DS90UR905Q方框圖


圖2DS90UR906Q方框圖

DS90UR905Q/906Q主要特性

•5MHz到65MHzPCLK支持(140Mbps~1.82Gbps)

•交流耦合STP互聯(lián)線纜長達(dá)10m

•在Ser和Des上集成的終端器

•高速連接BIST模式和報(bào)告引腳

•可選擇的I2C兼容串行控制總線

•支持RGB888+VS、HS、DE

•掉電模式將功率消耗降至最低

•1.8V或3.3V兼容LVCMOSI/O接口

•汽車級產(chǎn)品:AEC-Q1002級

•>8kVHBM且為ISO10605ESD級

•后向兼容模式,可以和前代產(chǎn)品協(xié)同工作

串行化器——DS90UR905Q

•RGB888+VS/HS/DE同1對-LinkII串聯(lián)

•隨機(jī)函數(shù)發(fā)生器/擾頻器——直流平衡數(shù)據(jù)流

•自定義輸出VOD和可調(diào)節(jié)去重

并行化器——DS90UR906Q

•快速隨機(jī)數(shù)據(jù)鎖定,無需參考時鐘

•可調(diào)節(jié)輸入接收器均衡

•LOCK(實(shí)時連接狀態(tài))報(bào)告引腳

•在輸出并行總線(SSCG)上的EMI最小化

•輸出降低驅(qū)動強(qiáng)度(RDS)


圖3DS90UR905Q/906Q應(yīng)用框圖

DS90UR905Q/906Q應(yīng)用

•汽車導(dǎo)航用顯示器

•汽車娛樂用顯示器

本文引用地址:http://m.butianyuan.cn/article/172256.htm


評論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉