新聞中心

EEPW首頁 > 嵌入式系統(tǒng) > 設(shè)計(jì)應(yīng)用 > 多串口單一中斷源的芯片設(shè)計(jì)

多串口單一中斷源的芯片設(shè)計(jì)

作者: 時(shí)間:2010-07-27 來源:網(wǎng)絡(luò) 收藏

本文引用地址:http://m.butianyuan.cn/article/173271.htm


4.4測(cè)試結(jié)果及分析
上面已經(jīng)對(duì)各模塊的各種功能進(jìn)行了很多測(cè)試,為了更好地驗(yàn)證所在實(shí)際中使用的可靠性,我們有必要進(jìn)行一次總體的測(cè)試,本次仿真測(cè)試共包括單片機(jī) 5次讀標(biāo)志,4次提取數(shù)據(jù),1
次發(fā)送數(shù)據(jù)。測(cè)試結(jié)果及分析如下圖 5g所示:


測(cè)試結(jié)果我們還可以看到:1)模塊可以同時(shí)工作 2)發(fā)送與接收可以同時(shí)進(jìn)行 3)接收緩存正常,并且在接收數(shù)據(jù)不足 8字節(jié)超時(shí)后時(shí)會(huì)自動(dòng)停止緩存,然后向管理模塊提出請(qǐng)求 4)信號(hào)能夠正常輸出 5)各的中斷請(qǐng)求無遺漏 6)模塊的數(shù)據(jù)被讀取完畢之后,中斷標(biāo)志自動(dòng)清除,芯片不再發(fā)出中斷請(qǐng)求信號(hào)。

5 結(jié) 論
本文了一種實(shí)現(xiàn)高效多中斷源的芯片。本的功能特點(diǎn):在中斷管理方面,利用的中斷源來管理多個(gè)擴(kuò)展,并保證多個(gè)中斷的無漏檢測(cè)與服務(wù);在數(shù)據(jù)傳送方面,實(shí)現(xiàn)串行數(shù)據(jù)的接收和發(fā)送,并且按照數(shù)據(jù)傳送是否有奇偶校驗(yàn)位分為兩種工作模式,在接收時(shí)具有數(shù)據(jù)緩存的功能。并且上述各個(gè)功能模塊在的可編程邏輯器件芯片就能實(shí)現(xiàn)。
上述整個(gè)過程設(shè)計(jì)均采用 VHDL編程實(shí)現(xiàn),比以往電路手工設(shè)計(jì)的方法更加靈活,具有比較大的發(fā)展空間。文中分別利用 ModelSim和 ISE對(duì)程序進(jìn)行仿真和綜合布線,在仿真平臺(tái)上驗(yàn)證了設(shè)計(jì)的可行性,具有較好的應(yīng)用前景。
本文作者創(chuàng)新點(diǎn):多串口單一中斷源的芯片,利用單一的中斷源來管理多個(gè)擴(kuò)展串口,各個(gè)功能模塊在單一的可編程邏輯器件芯片就能實(shí)現(xiàn)。

參考文獻(xiàn):
[1]陳力平,徐冠捷.基于單片機(jī)的串口擴(kuò)展器.微計(jì)算機(jī)信息,2006, 03(2):13-15
[2]張毅剛.新編 Mcs-51單片機(jī)應(yīng)用設(shè)計(jì).哈爾濱:哈爾濱工業(yè)大學(xué)出版社,2003.65-73
[3]李玉麗,徐家品,張俊霞.利用 PSoC實(shí)現(xiàn)時(shí)鐘.微計(jì)算機(jī)信息,2009, 11(25):136-137
[4]劉春陽.基于 FPGA的串行通信實(shí)現(xiàn)與 CRC校驗(yàn):碩士學(xué)位論文.北京:北京化工大學(xué),2006
[5]候伯亨,顧新.VHDL硬件描述語言與數(shù)字邏輯.第二版.陜西:西安電子科技大學(xué)出版社,1999.228-236
[6]孫航.xilinix可編程邏輯器件的高級(jí)應(yīng)用與設(shè)計(jì)技巧.北京:電子工業(yè)出版社,2004.46-70
[7]吳穹等.利用 TL16C554實(shí)現(xiàn)多路串口通信.航空電子技術(shù),2005.36(3):33-35
[8]劉小芳,曾黃麟等.單片機(jī)的多串口擴(kuò)展技術(shù)的設(shè)計(jì).計(jì)算機(jī)測(cè)量與控制,2004,12(11): 1088-1090
[9]朱明程,董爾令.FPGA技術(shù)的最新發(fā)展綜述.電工教學(xué),1996,18(4):56-58


上一頁 1 2 3 下一頁

評(píng)論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉