新聞中心

EEPW首頁(yè) > 電源與新能源 > 設(shè)計(jì)應(yīng)用 > 電源完整性設(shè)計(jì)2

電源完整性設(shè)計(jì)2

作者: 時(shí)間:2012-02-07 來源:網(wǎng)絡(luò) 收藏

最后一種方法在焊盤上直接打孔,寄生電感最小,但是焊接是可能會(huì)出現(xiàn)問題,是否使用要看加工能力和方式。

推薦使用第三種和第四種方法。

需要強(qiáng)調(diào)一點(diǎn):有些工程師為了節(jié)省空間,有時(shí)讓多個(gè)電容使用公共過孔。任何情況下都不要這樣做。最好想辦法優(yōu)化電容組合的,減少電容數(shù)量。

由于印制線越寬,電感越小,從焊盤到過孔的引出線盡量加寬,如果可能,盡量和焊盤寬度相同。這樣即使是0402封裝的電容,你也可以使用20mil寬的引出線。引出線和過孔安裝如圖17所示,注意圖中的各種尺寸。

11.gif

圖17 推薦的高頻電容過孔放置方法

對(duì)于大尺寸的電容,比如板級(jí)濾波所用的鉭電容,推薦用圖18中的安裝方法。

12.gif

圖18 低頻大電容過孔放置

(17)結(jié)束語(yǔ)

系統(tǒng)去耦要把引腳去耦和平面去耦結(jié)合使用已達(dá)到最優(yōu)設(shè)計(jì)。時(shí)鐘、PLL、DLL等去耦設(shè)計(jì)要使用引腳去耦,必要時(shí)還要加濾波網(wǎng)絡(luò),模擬電源部分還要使用磁珠等進(jìn)行濾波。針對(duì)具體應(yīng)用選擇退耦電容的方法也很流行,如在電路板上發(fā)現(xiàn)某個(gè)頻率的干擾較大,就要專門針對(duì)這一頻率選擇合適的電容,改進(jìn)系統(tǒng)設(shè)計(jì)??傊?,電源系統(tǒng)的設(shè)計(jì)和具體應(yīng)用密切相關(guān),不存在放之四海皆準(zhǔn)的具體方案。關(guān)鍵是掌握基本的設(shè)計(jì)方法,具體情況具體分析,才能很好的解決電源去耦問題。


上一頁(yè) 1 2 3 4 5 6 7 8 下一頁(yè)

關(guān)鍵詞: 設(shè)計(jì) 完整性 電源

評(píng)論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉