簡易USB與LVDS接口轉(zhuǎn)換器
FPGA編程只需通過控制引腳,控制兩個并行信號的輸入輸出即可,同時可將數(shù)據(jù)的讀寫操作模塊化,從而進一步簡化系統(tǒng)編程。
系統(tǒng)軟件設(shè)計流程如同6所示。由于遵循USB協(xié)議,在一段時間不進行任何操作時則進入低功耗模式。而USB3300也擁有這一特性。在一定時間系統(tǒng)不進行任何的讀寫操作,USB3300將進入低功耗模式,此時USB3300會自動關(guān)閉鎖相環(huán)時鐘輸出。本文引用地址:http://m.butianyuan.cn/article/181241.htm
所以在系統(tǒng)啟動后,首先判斷USB3300的狀態(tài),如果在低功耗模式下,則控制STP信號開啟內(nèi)部時鐘,進入到同步模式。
設(shè)備連接成功后,隨時判斷是否應(yīng)該進行讀寫操作,若需要,則進入讀寫操作模塊,實現(xiàn)讀寫操作后又開始判斷讀寫。等待一段時間不執(zhí)行讀寫操作后,USB3300則進入低功耗模式,關(guān)閉鎖相環(huán),等待下次讀寫操作時再重新啟動內(nèi)部時鐘。
5 結(jié)論
采用專用轉(zhuǎn)換器USB3300,SN65LV1023,SN65LV1224分別將USB協(xié)議物理層的差分信號和LVDS的低壓差分信號轉(zhuǎn)換成并行信號,并通過FPGA編程實現(xiàn)協(xié)議編程的轉(zhuǎn)換。該系統(tǒng)設(shè)計較為簡單,并且系統(tǒng)拓展較簡單,可易于實現(xiàn)USB接口、LVDS接口對多種接口的轉(zhuǎn)換。
由于串口通信協(xié)議的物理層信號較為復(fù)雜,F(xiàn)PGA直接與其物理層信號進行數(shù)據(jù)交互比較難以實現(xiàn),難以做到時序同步,而采用專用的轉(zhuǎn)換器將串行信號轉(zhuǎn)換成并行數(shù)據(jù)信號,則大大簡化邏輯門陣列編程。該系統(tǒng)合理使用USB3300和SN65LV1023與SN65LV1224接口器件使得邏輯門陣列的編程易于實現(xiàn),也可使用其他的專用轉(zhuǎn)換器,實現(xiàn)不同接口的轉(zhuǎn)換。
評論