新聞中心

EEPW首頁(yè) > 模擬技術(shù) > 設(shè)計(jì)應(yīng)用 > 基于BiCMOS寬動(dòng)態(tài)可變?cè)鲆娣糯笃鞯脑O(shè)計(jì)

基于BiCMOS寬動(dòng)態(tài)可變?cè)鲆娣糯笃鞯脑O(shè)計(jì)

作者: 時(shí)間:2010-10-14 來(lái)源:網(wǎng)絡(luò) 收藏

0 引言



1 電路設(shè)計(jì)與分析
1.1 穩(wěn)壓電路

為了避免外界電源波動(dòng)及溫度變化對(duì)MOS管漏源兩端電壓的影響,提高增益控制的準(zhǔn)確性,每級(jí)VGA設(shè)計(jì)配有獨(dú)立的穩(wěn)壓源。穩(wěn)壓過(guò)程是一個(gè)負(fù)反饋過(guò)程,利用調(diào)整管跨導(dǎo)的調(diào)節(jié),使輸出維持在一定范圍內(nèi),如圖2所示。


圖2中Q1,Q2構(gòu)成比較器,M3為調(diào)整管。當(dāng)外界電源擾動(dòng)或負(fù)載變化使Vout增大時(shí),Vout的增加量通過(guò)電阻R2~R4取樣得到,Vref-Vbl值下降,比較器輸出減小,跨導(dǎo)gm3變小,迫使Vout降低,從而輸出穩(wěn)定的參考電壓。工作時(shí):


為了消除放大器自激,在電路中加上C1=C2=1.25 pF。C1跨接在放大器M3兩端,形成密勒補(bǔ)償;C2在反饋回路中和R2并聯(lián),形成超前補(bǔ)償,有效保證相位裕度大于45°,提高反饋電路的穩(wěn)定性。另外加大了調(diào)整管M3的尺寸,使(W/L)3=10(W/L)1、2,保證其在最壞情況下極限參數(shù)都有充分的余量,保證電路正常工作。
1.2 VGA電路
文獻(xiàn)簡(jiǎn)單采用多晶硅電阻和MOS管并聯(lián)的結(jié)構(gòu),利用柵壓改變輸出電阻值。為了提高線(xiàn)性度和可控性,本文采用輸出電阻和射極電阻并存結(jié)構(gòu),分別并聯(lián)上不同尺寸的管子P1~P5,N1~N6,結(jié)構(gòu)簡(jiǎn)化如圖3所示。


上一頁(yè) 1 2 3 下一頁(yè)

評(píng)論


相關(guān)推薦

技術(shù)專(zhuān)區(qū)

關(guān)閉