新聞中心

EEPW首頁(yè) > 模擬技術(shù) > 設(shè)計(jì)應(yīng)用 > 2×8低噪聲InGaAs/InP APD讀出電路設(shè)計(jì)

2×8低噪聲InGaAs/InP APD讀出電路設(shè)計(jì)

作者: 時(shí)間:2009-08-06 來(lái)源:網(wǎng)絡(luò) 收藏
0 引言
在紅外通信的1 310~1 550 nm波段,高靈敏度探測(cè)材料主要有Ge― ,兩者相比較, 具有更高的量子效率和更低的暗電流噪聲。In0.53Ga0.47As/ APD采用在n+-InP襯底上依次匹配外延InP緩沖層、吸收層、InGaAsP能隙漸變層、InP電荷層與InP頂層的結(jié)構(gòu)。
APD探測(cè)器的最大缺點(diǎn)是暗電流相對(duì)于信號(hào)增益較大,所以設(shè)計(jì)APD讀出電路的關(guān)鍵是放大輸出弱電流信號(hào),限制噪聲信號(hào),提高信噪比。選擇CTIA作為讀出單元,CTIA是采用運(yùn)算放大器作為積分器的運(yùn)放積分模式,比較其他的讀出電路,優(yōu)點(diǎn)是噪聲低、線性好、動(dòng)態(tài)范圍大。

1 工作時(shí)序和讀出電路結(jié)構(gòu)
作為大陣列面陣的基礎(chǔ),首先研制了一個(gè)2×8讀出電路,圖1給出了該電路的工作時(shí)序,其中Rl、R2為行選通信號(hào);Vr為復(fù)位信號(hào);SHl、SH2是雙采樣信號(hào);C1、C2、…、C8為列讀出信號(hào)。電路采用行共用的工作方式,R1選通(高電平)時(shí),第一行進(jìn)行積分,SH1為高電平時(shí),電路進(jìn)行積分前采樣,SH2為高電平時(shí),進(jìn)行積分結(jié)束前的采樣,C1、C2、…、C8依次為高電平,將行上的每個(gè)像元上信號(hào)輸出;然后R2為高電平,重復(fù)上面的步驟,進(jìn)行第二行的積分和讀出。

本文引用地址:http://m.butianyuan.cn/article/188766.htm

圖2是2×8讀出電路的結(jié)構(gòu)框圖,芯片主要由行列移位寄存器、CTIA和CDS單元組成,圖中用虛線框表示:移位寄存器單元完成行列的選通,CTIA功能塊將探測(cè)器電流信號(hào)按行進(jìn)行積分,CDS功能塊能抑制電路的噪聲,如KTC(復(fù)位噪聲)、FPN(固定圖形噪聲)等;FPGA主要產(chǎn)生復(fù)位信號(hào)(Vr)和采樣信號(hào)(SH1、SH2),觸發(fā)電路的復(fù)位和采樣動(dòng)作,C8為該組信號(hào)的觸發(fā)信號(hào),解決和芯片內(nèi)行列選通信號(hào)同步問(wèn)題。

為了便于和讀出電路的連接仿真,首先根據(jù)器件特性建立了器件的電路模型,如圖3(a)中的虛線框所示,其中Idet、Rdet、Cdet分別表示器件的光電流、阻抗、寄生電容。圖3(a)還給出了CTIA讀出單元電路結(jié)構(gòu),主要由一個(gè)復(fù)位開關(guān)KR和積分電容Cint以及運(yùn)放A構(gòu)成。在CTIA結(jié)構(gòu)中,設(shè)計(jì)一個(gè)高增益、、輸入失調(diào)小、壓擺率大的運(yùn)放是確保讀出電路信噪比高、動(dòng)態(tài)范圍大的關(guān)鍵。除此之外,積分電容Cint的設(shè)計(jì)也非常重要,在設(shè)計(jì)過(guò)程中發(fā)現(xiàn),選擇合適的積分電容也是關(guān)鍵之一。圖3(b)是CDS單元,由采樣管Ml、M2、采樣保持電容C1、C2及M3~M6構(gòu)成的差分器組成,Vin為CDS輸入電位,也即CTIA的輸出電位。Voou1和Vout2為兩次采樣輸出,經(jīng)過(guò)減法器后可以進(jìn)行噪聲抑制。

2 積分電容Cint
積分電容的設(shè)計(jì)主要和探測(cè)器信號(hào)電流的大小有關(guān)。圖4是In0.53Ga0.47As/InP APD特性,仿真結(jié)果顯示器件的工作電流一般在300 nA左右。

圖5為器件電流取300 nA時(shí)積分電容分別為2、4、6和15 pF時(shí)的輸出電壓Vout的仿真結(jié)果。仿真參數(shù)設(shè)計(jì):在器件厚度為20 μm的情況下,根據(jù)器件仿真結(jié)果進(jìn)行計(jì)算,器件阻抗為2×109Ω,器件寄生電容為80 pF。參考電壓Vb取2.0V,積分時(shí)間為60μs??梢钥吹綄?duì)應(yīng)不同的積分電容,積分電壓到達(dá)飽和的時(shí)間是不一樣的,也就是選擇不同的積分電容,最佳積分時(shí)間是不一樣的。如選用4 pF的積分電容,積分時(shí)間最好控制在40μs以下。


上一頁(yè) 1 2 下一頁(yè)

關(guān)鍵詞: InGaAs APD InP 低噪聲

評(píng)論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉