新聞中心

EEPW首頁(yè) > EDA/PCB > 設(shè)計(jì)應(yīng)用 > EMC設(shè)計(jì)器件選擇及電路介紹

EMC設(shè)計(jì)器件選擇及電路介紹

作者: 時(shí)間:2012-04-14 來(lái)源:網(wǎng)絡(luò) 收藏

 1.1.2 不宜采用IC 座

  IC座對(duì) 很不利,建議直接在PCB上焊接表貼芯片,具有較短引線和體積較小的IC芯片則更好, BGA及類似芯片封裝的IC在目前是最好的選擇。安裝在座(更糟的是,插座本身有電池)上的可編程只讀存儲(chǔ)器(PROM)的發(fā)射及敏感特性經(jīng)常會(huì)使一個(gè)本來(lái)良好的設(shè)計(jì)變壞。因此,應(yīng)該采用直接焊接到電路板上的表貼可編程儲(chǔ)存器

本文引用地址:http://m.butianyuan.cn/article/190513.htm

  帶有ZIF座和在處理器(能方便升級(jí))上用彈簧安裝散熱片的母板,需要額外的濾波和屏蔽,即使如此,選擇內(nèi)部引線最短的表貼ZIF 座也是有好處的。

  1.1.3電路技術(shù)

  * 對(duì)輸入和按鍵采用電平檢測(cè)(而非邊沿檢測(cè))

  * 使用前沿速率盡可能慢且平滑的數(shù)字信號(hào)(不超過(guò)失真極限)

  * 在PCB樣板上,允許對(duì)信號(hào)邊沿速度或帶寬進(jìn)行控制(例如,在驅(qū)動(dòng)端使用軟鐵氧體磁珠或串聯(lián)電阻)

  * 降低負(fù)載電容,以使靠近輸出端的集電極開路驅(qū)動(dòng)器便于上拉,電阻值盡量大 * 處理器散熱片與芯片之間通過(guò)導(dǎo)熱材料隔離,并在處理器周圍多點(diǎn)射頻接地。

  * 電源的高質(zhì)量射頻旁路(解耦)在每個(gè)電源管腳都是重要的。

  * 高質(zhì)量電源監(jiān)視電路需對(duì)電源中斷、跌落、浪涌和瞬態(tài)干擾有抵抗能力

  * 需要一只高質(zhì)量的看門狗

  * 決不能在看門狗或電源監(jiān)視電路上使用可編程器件

  * 電源監(jiān)視電路及看門狗也需適當(dāng)?shù)碾娐泛蛙浖夹g(shù),以使它們可以適應(yīng)大多數(shù)的不測(cè)情況,這取決于產(chǎn)品的臨界狀態(tài)

  * 當(dāng)邏輯信號(hào)沿的上升/下降時(shí)間比信號(hào)在PCB走線中傳輸一個(gè)來(lái)回的時(shí)間短時(shí),應(yīng)采用傳輸線技術(shù):

  a 、經(jīng)驗(yàn):信號(hào)在每毫米軌線長(zhǎng)度中傳輸一個(gè)來(lái)回的時(shí)間等于36皮秒

  b 、為了獲得最佳特性,對(duì)于比a中經(jīng)驗(yàn)提示短得多的軌線,使用傳輸線技術(shù)

  有些數(shù)字IC產(chǎn)生高電平輻射,常將其配套的小金屬盒焊接到PCB地線而取得屏蔽效果 。PCB上的屏蔽成本低,但在需散熱和通風(fēng)良好的器件上并不適用。

  時(shí)鐘電路通常是最主要的發(fā)射源,其PCB軌線是最關(guān)鍵的一點(diǎn),要作好元件的布局,從而使時(shí)鐘走線最短,同時(shí)保證時(shí)鐘線在PCB的一面但不通過(guò)過(guò)孔。當(dāng)一個(gè)時(shí)鐘必須經(jīng)過(guò)一段長(zhǎng)長(zhǎng)的路徑到達(dá)許多負(fù)載時(shí),可在負(fù)載旁邊安裝一時(shí)鐘緩沖器,這樣,長(zhǎng)軌線(導(dǎo)線)中的電流就小很多了。這里,相對(duì)的失真并非重要。長(zhǎng)軌線中的時(shí)鐘沿應(yīng)盡量圓滑,甚至可用正弦波,然后由負(fù)載旁的時(shí)鐘緩沖器加以整形。



關(guān)鍵詞: EMC 器件選擇 電路介紹

評(píng)論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉