新聞中心

EEPW首頁(yè) > EDA/PCB > 設(shè)計(jì)應(yīng)用 > 基于FPGA的數(shù)字示波器

基于FPGA的數(shù)字示波器

作者: 時(shí)間:2011-03-07 來(lái)源:網(wǎng)絡(luò) 收藏

4 系統(tǒng)測(cè)試分析
(1)單次觸發(fā)掃描測(cè)試,觀察設(shè)計(jì)的示波器能否產(chǎn)生掃描電壓,并在信號(hào)上升沿開(kāi)始顯示波形。觀察結(jié)果能夠產(chǎn)生掃描電壓,并顯示波形。
(2)經(jīng)測(cè)量得到輸入短路時(shí)輸出噪聲的峰-峰值為1.72 mV。
(3)100 kHz方波校準(zhǔn)信號(hào)的電壓幅值為0.308 V,誤差為0.69%。
(4)垂直靈敏度測(cè)試。正弦信號(hào)頻率為10 kHz,記錄數(shù)據(jù)如表1所示。

g.JPG


由表2中數(shù)據(jù)可知,測(cè)量結(jié)果都在測(cè)量誤差允許范圍內(nèi),很好地完成了設(shè)計(jì)任務(wù)。

5 結(jié)語(yǔ)
該系統(tǒng)的突出特點(diǎn)采用作為核心控制器,同時(shí)結(jié)合NIOS軟核的優(yōu)勢(shì),實(shí)現(xiàn)了的設(shè)計(jì)。結(jié)果表明,系統(tǒng)總體功能完善,集成度高,全數(shù)字化,體積小,重量輕,可靠性高,易于程控,使用靈活。


上一頁(yè) 1 2 3 4 下一頁(yè)

關(guān)鍵詞: FPGA 數(shù)字示波器

評(píng)論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉