MSP430內(nèi)部上拉電阻的使用
今天幫助一個人測試msp430f2002,他又提出了這樣的要求,輸入,msp430內(nèi)部上拉,我又習(xí)慣性的說,不行啊,只能輸出可以內(nèi)部上下拉,他是個硬件工程師,很是懷疑,其實我也懷疑。
又仔細(xì)看了下430的datasheet。對著內(nèi)部電路一看,我靠,還真是。。作為一個電信專業(yè)出身的人,居然。。沒看內(nèi)部結(jié)構(gòu)就下了那樣的結(jié)論,大意了。
上下拉是否開啟是否REN寄存器決定的,而上拉還是下拉是由OUT寄存器決定的,在作為輸出時,隨著OUT的高低,自動選擇上下拉,作為輸入的時候,我們也可以人為的付OUT寄存器來得到上下拉。
下面轉(zhuǎn)個上下拉的作用:
/上下拉電阻:
1、當(dāng)TTL電路驅(qū)動COMS電路時,如果TTL電路輸出的高電平低于COMS電路的最低高電平(一般為3.5V),這時就需要在TTL的輸出端接上拉電阻,以提高輸出高電平的值。
2、OC門電路必須加上拉電阻,以提高輸出的高電平值。
3、為加大輸出引腳的驅(qū)動能力,有的單片機(jī)管腳上也常使用上拉電阻。
4、在COMS芯片上,為了防止靜電造成損壞,不用的管腳不能懸空,一般接上拉電阻產(chǎn)生降低輸入阻抗,提供泄荷通路。
5、芯片的管腳加上拉電阻來提高輸出電平,從而提高芯片輸入信號的噪聲容限增強(qiáng)抗干擾能力。
6、提高總線的抗電磁干擾能力。管腳懸空就比較容易接受外界的電磁干擾。
7、長線傳輸中電阻不匹配容易引起反射波干擾,加上下拉電阻是電阻匹配,有效的抑制反射波干擾。
上拉電阻阻值的選擇原則包括:
1、從節(jié)約功耗及芯片的灌電流能力考慮應(yīng)當(dāng)足夠大;電阻大,電流小。
2、從確保足夠的驅(qū)動電流考慮應(yīng)當(dāng)足夠小;電阻小,電流大。
3、對于高速電路,過大的上拉電阻可能邊沿變平緩。
綜合考慮以上三點,通常在1k到10k之間選取。對下拉電阻也有類似道理。
評論