新聞中心

EEPW首頁 > 嵌入式系統(tǒng) > 設(shè)計(jì)應(yīng)用 > 基于FPGA的平方根升余弦濾波器設(shè)計(jì)

基于FPGA的平方根升余弦濾波器設(shè)計(jì)

作者: 時間:2017-06-05 來源:網(wǎng)絡(luò) 收藏

為了滿足陸上集群無線電(TETRA)成形處理的要求,提出了一種用于TETRA的平方根升余弦(SRRC)濾波器設(shè)計(jì),論述了基帶成形濾波和SRRC濾波器的基本原理,分析了窄帶調(diào)制帶寬限制、TETRA鄰道干擾限制和濾波器階數(shù)等需解決的問題,論述了濾波器參數(shù)設(shè)計(jì)和FIR濾波器實(shí)現(xiàn)等關(guān)鍵技術(shù),完成了對基于的SRRC濾波器設(shè)計(jì)的仿真分析。

基于的平方根升余弦濾波器設(shè)計(jì).pdf

本文引用地址:http://m.butianyuan.cn/article/201706/348893.htm


評論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉