新聞中心

EEPW首頁(yè) > 嵌入式系統(tǒng) > 設(shè)計(jì)應(yīng)用 > 并行CRC算法在FPGA上的實(shí)現(xiàn)

并行CRC算法在FPGA上的實(shí)現(xiàn)

作者: 時(shí)間:2017-06-05 來(lái)源:網(wǎng)絡(luò) 收藏

循環(huán)冗余碼校驗(yàn)(Cyclic Redundancy Check)廣泛用于通訊領(lǐng)域和數(shù)據(jù)存儲(chǔ)的?;?a class="contentlabel" href="http://m.butianyuan.cn/news/listbylabel/label/FPGA">FPGA在通訊領(lǐng)域和數(shù)據(jù)存儲(chǔ)的應(yīng)用越來(lái)越廣泛,的編碼解碼模塊已經(jīng)是上的常用模塊了。采用超前位計(jì)算實(shí)現(xiàn)上的并行運(yùn)算,通過(guò)實(shí)際應(yīng)用證明該算法能有效實(shí)現(xiàn)硬件的速度與資源合理平衡。

并行CRC在FPGA上的實(shí)現(xiàn).pdf

本文引用地址:http://m.butianyuan.cn/article/201706/348962.htm


評(píng)論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉