可進化芯片的FPGA接口設(shè)計與實現(xiàn)
針對FPGA IP核在可進化可編程系統(tǒng)芯片(SoPC)中嵌入時存在FPGA IP核端口時序控制和位流下載的問題,實現(xiàn)一種適用于可進化SoPC芯片的FPGA接口。該FPGA接口使用異步FIFO、雙口RAM的結(jié)構(gòu)和可擴展的讀/寫命令傳輸方式來實現(xiàn)FPGA IP核與系統(tǒng)的異步通信。嵌入式CPU可以通過FPGA接口實現(xiàn)FPGA IP核的片內(nèi)位流配置。FPGA接口中的硬件隨機數(shù)發(fā)生器實現(xiàn)進化算法的硬件加速。使用自動驗證平臺與FPGA原型驗證平臺對FPGA接口進行驗證來實現(xiàn)驗證的收斂。測試結(jié)果表明,F(xiàn)PGA接口成功實現(xiàn)了嵌入式CPU與FPGA IP核的通信,完成芯片內(nèi)的進化。
可進化芯片的FPGA接口設(shè)計與實現(xiàn).pdf
評論