新聞中心

EEPW首頁 > 嵌入式系統(tǒng) > 設(shè)計(jì)應(yīng)用 > 基于FPGA的水聲信號高速采集存儲系統(tǒng)的設(shè)計(jì)與實(shí)現(xiàn)

基于FPGA的水聲信號高速采集存儲系統(tǒng)的設(shè)計(jì)與實(shí)現(xiàn)

作者: 時間:2017-06-05 來源:網(wǎng)絡(luò) 收藏

介紹了一種基于的水聲信號與存儲系統(tǒng)的設(shè)計(jì)與實(shí)現(xiàn),給出了系統(tǒng)的總體方案,并對各部分硬件和軟件的設(shè)計(jì)進(jìn)行了詳細(xì)描述。系統(tǒng)以作為數(shù)據(jù)的控制處理核心,以存儲容量達(dá)2 GB的大容量NAND型作為存儲介質(zhì)。該系統(tǒng)主要由模塊、數(shù)據(jù)存儲模塊和RS-232串行通信模塊組成,具有穩(wěn)定可靠、體積小、功耗低、存儲容量大等特點(diǎn),實(shí)驗(yàn)證明該系統(tǒng)滿足設(shè)計(jì)要求。

基于的水聲信號高速采集存儲系統(tǒng)設(shè)計(jì).pdf

本文引用地址:http://m.butianyuan.cn/article/201706/349008.htm


關(guān)鍵詞: 數(shù)據(jù)采集 Flash FPGA

評論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉