新聞中心

EEPW首頁 > 嵌入式系統(tǒng) > 設(shè)計(jì)應(yīng)用 > 基于NiosII的工程爆破振動數(shù)據(jù)采集控制器設(shè)計(jì)

基于NiosII的工程爆破振動數(shù)據(jù)采集控制器設(shè)計(jì)

作者: 時間:2017-06-05 來源:網(wǎng)絡(luò) 收藏

介紹了一種在工程爆破振動數(shù)據(jù)采集中應(yīng)用的控制器設(shè)計(jì)方案。系統(tǒng)采用Altera公司的作為主控制器芯片,其中集成控制邏輯單元與軟核二者結(jié)合成為單芯片控制器方案??刂破鬟\(yùn)用多路FIFO進(jìn)行數(shù)據(jù)緩沖,順序傳輸數(shù)據(jù)至外部存儲器,實(shí)現(xiàn)了多路數(shù)據(jù)的同步采集。單芯片處理器電路結(jié)構(gòu)設(shè)計(jì)簡單可靠,系統(tǒng)采集了同步的振動數(shù)據(jù),在實(shí)際工程的振動分析、監(jiān)測應(yīng)用中取得了較好的效果。

基于的工程爆破振動數(shù)據(jù)采集控制器設(shè)計(jì).pdf

本文引用地址:http://m.butianyuan.cn/article/201706/349071.htm


關(guān)鍵詞: NiosII 嵌入式處理器 FPGA

評論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉