新聞中心

EEPW首頁 > EDA/PCB > 設(shè)計應(yīng)用 > PCB技術(shù)差分走線有何優(yōu)勢?

PCB技術(shù)差分走線有何優(yōu)勢?

作者: 時間:2017-06-13 來源:網(wǎng)絡(luò) 收藏

何為?通俗地說,就是驅(qū)動端發(fā)送兩個等值、反相的信號,接收端通過比較這兩個電壓的差值來判斷邏輯狀態(tài)“0”還是“1”。而承載的那一對走線就稱為。

和普通的單端信號走線相比,最明顯的優(yōu)勢體現(xiàn)在以下三個方面:a.抗干擾能力強,因為兩根之間的耦合很好,當外界存在噪聲干擾時,幾乎是同時被耦合到兩條線上,而接收端關(guān)心的只是兩信號的差值,所以外界的共模噪聲可以被完全抵消。

b.能有效抑制EMI,同樣的道理,由于兩根信號的極性相反,他們對外輻射的電磁場可以相互抵消,耦合的越緊密,泄放到外界的電磁能量越少。

c.時序定位精確,由于差分信號的開關(guān)變化是位于兩個信號的交點,而不像普通單端信號依靠高低兩個閾值電壓判斷,因而受工藝,溫度的影響小,能降低時序上的誤差,同時也更適合于低幅度信號的電路。目前流行的LVDS(low voltage differential signaling)就是指這種小振幅差分信號技術(shù)。

本文引用地址:http://m.butianyuan.cn/article/201706/358160.htm


評論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉