Silicon Labs發(fā)布業(yè)界首款支持4G/LTE和以太網(wǎng)的無線時鐘
Silicon Labs(亦稱“芯科科技”,NASDAQ:SLAB)日前針對4.5G和基于以太網(wǎng)的通用公共無線電接口(eCPRI)無線應用,推出了全新的系列高性能、多通道抖動衰減時鐘產(chǎn)品。新型Si5381/82/86系列時鐘產(chǎn)品利用Silicon Labs經(jīng)過驗證的DSPLL技術提供先進的時鐘解決方案,在單芯片中集成了4G/LTE和以太網(wǎng)時鐘。這些高集成度的時鐘產(chǎn)品可替代通常在高要求應用中所需的多個時鐘器件和壓控振蕩器(VCXO),這些應用包括小型蜂窩網(wǎng)絡、分布式天線系統(tǒng)(DAS)、μ-BTS,基帶單元(BBU)和前傳/回傳設備等。
本文引用地址:http://m.butianyuan.cn/article/201709/364806.htm
在接下來的幾年中,服務提供商將通過部署小型蜂窩網(wǎng)絡、超小型蜂窩網(wǎng)絡、DAS、μ-BTS和回傳設備來構建5G網(wǎng)絡。通過增加室外網(wǎng)絡覆蓋和容量,改善室內(nèi)信號接收,和現(xiàn)有的4G/LTE網(wǎng)絡相輔相成。隨著運營商逐漸轉(zhuǎn)移到使用基于以太網(wǎng)的eCPRI前傳網(wǎng)絡來增加基帶單元與遠程無線電頭之間的前傳連接的容量,他們開始在網(wǎng)絡邊緣部署異構網(wǎng)絡(HetNet)設備。而成本、功耗和尺寸限制成為HetNet設備硬件設計人員要面臨的特殊挑戰(zhàn)。通過在單個IC中結合4G/LTE和以太網(wǎng)時鐘,Si538x系列產(chǎn)品大大簡化了HetNet設備中的時鐘生成,可提供與競爭方案相比功耗降低55%、占板面積減小70%的突破性解決方案。
Silicon Labs時鐘產(chǎn)品高級營銷總監(jiān)James Wilson表示:“HetNet和eCPRI設備部署正在為5G鋪平道路。通過選擇Silicon Labs的Si538x無線時鐘,無線系統(tǒng)設計人員可以將小型蜂窩網(wǎng)絡、DAS、μ-BTS以及其他設計的成本、功耗和復雜性降至最低。Silicon Labs基于DSPLL的Si538x時鐘是業(yè)界首款將低相噪4G/LTE時鐘和低抖動以太網(wǎng)時鐘結合在一起的時鐘IC。我們很興奮地看到無線客戶采用我們的技術來優(yōu)化HetNet設計,以加速4.5G網(wǎng)絡的部署。”
Si538x時鐘專門針對為HetNet設備提供參考時鐘進行了優(yōu)化。小型蜂窩網(wǎng)絡和DAS設備是“一體化”基站,需要為4G/LTE收發(fā)器、基帶處理和以太網(wǎng)/Wi-Fi連接提供參考時鐘。Si5386時鐘的低相噪DSPLL以緊湊的單芯片設計取代了分立時鐘IC、VCXO和環(huán)路濾波器件。此外,Si5386時鐘集成了五個MultiSynth小數(shù)時鐘合成器,可以非常方便的提供以太網(wǎng)和基帶參考時鐘。這種現(xiàn)代化的單PLL+ MultiSynth架構設計,相對于依賴多個PLL和分立振蕩器的解決方案,提供了卓越的可靠性。
基帶單元具有復雜的時鐘要求,需要多個獨立時鐘域,包括用于CPRI到遠程無線電頭連接的時鐘域,用于基于以太網(wǎng)的eCPRI前傳網(wǎng)絡(包括eCPRI)的時鐘域和用于本地基帶處理的通用時鐘的時鐘域。Si5381/82時鐘集成了一個高速、低相噪DSPLL用于支持高達3GHz的無線頻率,并采用多個靈活的任意頻率DSPLL來提供以太網(wǎng)和通用時鐘。和Si5386一樣,Si5381/82器件不需要外部VCXO或振蕩器。所有PLL器件都集成在片內(nèi),并采用了節(jié)省空間的9mm x 9mm 64-LGA封裝。此外,Si538x時鐘支持無縫切換功能,這使得系統(tǒng)設計人員能夠輕松地在不同的時鐘輸入間切換并最大限度的減少輸出相位瞬變,確保下游PLL保持鎖定狀態(tài)。和Silicon Labs的其他時鐘產(chǎn)品一樣,Si538x器件可以使用Silicon Labs靈活的ClockBuilder Pro軟件進行配置和定制。
評論