UltraSoC宣布提供業(yè)界首款RISC-V處理器跟蹤IP產品
領先的嵌入式分析技術開發(fā)商UltraSoC日前宣布:其RISC-V處理器跟蹤解決方案開始全面供貨,這是業(yè)界首款商用RISC-V處理器跟蹤IP產品,也是RISC-V生態(tài)系統(tǒng)中關鍵的推動性技術。該跟蹤功能的加入意味著UltraSoC可以提供最全面的RISC-V商業(yè)化調試解決方案。
本文引用地址:http://m.butianyuan.cn/article/201802/375310.htm去年6月,UltraSoC公司已宣布計劃開發(fā)處理器跟蹤技術,當時還詳細公布了一種跟蹤技術規(guī)范,并考慮將其作為RISC-V開放標準的一部分。
UltraSoC的解決方案得到了包括晶心科技(Andes Technology)、Codasip、美高森美(Microsemi)、Roa Logic、SiFive和Syntacore等在內的主要RISC-V處理器供應商和多家工具供應商的支持。除了作為一種獨立的IP模塊來集成至UltraSoC的SoC架構中,公司還提供各種不同的打包選擇項來使RISC-V設計人員快速上手并實現(xiàn)運轉,而無須將UltraSoC用于其他功能。這些打包選項覆蓋了全面的產品配置,從結合了簡單的運行控制和采用USB作為調試接口的輕量級產品解決方案,到同時帶有運行控制和跟蹤功能,且可通過JTAG接口或UltraSoC專有的非入侵式、裸金屬USB進行連接的更加精妙的解決方案均可提供。UltraSoC仍然是唯一一家支持RISC-V生態(tài)系統(tǒng)中所有主要運行控制選項的公司。
非營利性組織RISC-V基金會的執(zhí)行董事Rick O’Connor評論道:“RISC-V正在重新定義SoC的價值主張:其中一個關鍵部分是構建一個比開發(fā)人員慣用方案更開放、更穩(wěn)健的生態(tài)系統(tǒng)。在技術層面上,處理器跟蹤IP的全面供貨是該開發(fā)性生態(tài)系統(tǒng)的關鍵部分。在RISC-V基金會內部,我們正在致力于實現(xiàn)連接到RISC-V內核的接口的標準化工作,其中也包括接口規(guī)范中所提供的處理器跟蹤功能;我們很高興看到UltraSoC支持這項工作,同時也實現(xiàn)了商用供貨?!?/p>
處理器跟蹤功能支持對程序的行為進行詳細的、逐條指令式的查看,它于系統(tǒng)開發(fā)人員而言是一項關鍵需求。UltraSoC的RISC-V跟蹤編碼器同時支持32位和64位RISC-V設計,IP模塊可以順利地與UltraSoC產品組合的其他部分進行集成;其所有產品均采用支持開放架構和業(yè)界標準架構方式,在SoC的核心部分設置自分析功能。UltraSoC的嵌入式分析技術可以為設計團隊提供支持,在從汽車到企業(yè)信息技術(IT)和物聯(lián)網(IoT)等應用中,幫助管理復雜性和改善上市時間、設計成本、可靠性和安全防護能力。
自從UltraSoC于去年發(fā)布其RISC-V跟蹤解決方案以來,在更多處理器供應商和合作伙伴的支持下,公司在參與開源架構生態(tài)系統(tǒng)方面已經取得明顯進展。去年9月,UltraSoC宣布其嵌入式分析IP將通過SiFive DesignShare生態(tài)系統(tǒng)對外供貨,該生態(tài)系統(tǒng)可為任何公司、發(fā)明者或創(chuàng)客提供駕馭客制化芯片的能力。去年11月,UltraSoC宣布公司已被選中用于Microsemi的RISC-V產品系列。
UltraSoC將參加于2018年2月27日-3月1日在德國紐倫堡舉辦的“2018年嵌入式世界展(Embedded World 2018)”,并在位于3A場館的RISC-V展臺上進行展示,展臺號為3A-419。UltraSoC首席執(zhí)行官Rupert Baines將與Mentor Graphics的Russ Klein一起在2月27日上午10點發(fā)表題為“RISC-V:仿真并以豐富的、非入侵式的分析技術來應對驗證復雜性(RISC-V: Emulation and Rich, Non-Intrusive Analytics Address Verification Complexity)”的論文。該演講時段將是RISC-V課程(RISC-V Class)活動的一部分,該課程提供了一個聚焦于RISC-V的全天討論和演講。關于本次活動的更多細節(jié)及安排會面,請訪問UltraSoC網站上的活動專頁。
評論