FPGA設計中不建議使用的電路,你知道嗎
1、不建議使用組合邏輯時鐘或門控時鐘。組合邏輯和門控時鐘很容易產(chǎn)生毛刺,用組合邏輯的輸出作為時鐘很容易使系統(tǒng)產(chǎn)生誤動作。
本文引用地址:http://m.butianyuan.cn/article/201808/385637.htm2、 不建議使用行波時鐘。行波記數(shù)器雖然原理簡單,設計方便,但級連時鐘(行波時鐘)最容易造成時鐘偏差(△T),級數(shù)多了,很可能會影響其控制的觸發(fā)器的建立/保持時間,使設計難度加大。轉換的方法是采用同步記數(shù)器,同步計數(shù)器用原理圖描述可能較難,但用HDL語言很簡單就可以描述一個4位計數(shù)器。
3、盡量避免采用多個時鐘,多使用觸發(fā)器的使能端來解決。在可編程邏輯器件設計時,由于時鐘建立應盡量避免采用多時鐘網(wǎng)絡,或者采用適當?shù)拇胧p少時鐘的個數(shù),使用頻率低的時鐘盡量簡化消除。
4、觸發(fā)器的置/復位端盡量避免出現(xiàn)毛刺,及自我復位電路等,最好只用一個全局復位信號。
5、電路中盡量避免“死循環(huán)”電路,如RS觸發(fā)器等。
6、禁止時鐘在不同可編程器件中級連,盡量降低時鐘到各個器件時鐘偏差值。
評論