新聞中心

EEPW首頁 > EDA/PCB > 業(yè)界動態(tài) > 中科院:物聯(lián)網(wǎng)新型體系結(jié)構(gòu)

中科院:物聯(lián)網(wǎng)新型體系結(jié)構(gòu)

作者: 時間:2022-04-18 來源: 收藏

基于新型非易失存儲的高能效終端架構(gòu)技術(shù):為解決資源受限物聯(lián)網(wǎng)終端的“存儲墻”問題,利用MRAM、PCM等新型存儲器,構(gòu)建異構(gòu)非揮發(fā)存儲架構(gòu)。通過研究軟、硬件協(xié)同的異構(gòu)存儲架構(gòu)管理技術(shù),達(dá)到降低內(nèi)存功耗、減小I/O延時的目的。此項(xiàng)工作得到國家重點(diǎn)研發(fā)計(jì)劃、北京市科技計(jì)劃、中科院先導(dǎo)專項(xiàng)的支持。

本文引用地址:http://m.butianyuan.cn/article/202204/433142.htm




AI計(jì)算加速技術(shù):GPUASIC、FPGAAI加速器是實(shí)現(xiàn)高能效AI計(jì)算的重要手段,然而受限于移動計(jì)算環(huán)境對芯片面積、功耗等的要求,AI加速芯片片上緩存容量有限,當(dāng)計(jì)算深度模型時需要頻繁訪問片外存儲,因此內(nèi)存墻問題依然凸顯。該研究內(nèi)容旨在研究面向AI加速芯片的近數(shù)據(jù)計(jì)算架構(gòu),解決AI加速芯片中的存儲墻問題。主要研究內(nèi)容包括面向AI加速芯片的近數(shù)據(jù)計(jì)算架構(gòu)、基于新型存儲技術(shù)的片上高帶寬存儲系統(tǒng),以及支持片上資源可重構(gòu)的指令集與系統(tǒng)軟件。




關(guān)鍵詞: EDA UVS UV APS UVI EDMPro

評論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉