新聞中心

EEPW首頁 > 模擬技術(shù) > 設(shè)計(jì)應(yīng)用 > PCB設(shè)計(jì)接地問題精要

PCB設(shè)計(jì)接地問題精要

作者: 時(shí)間:2013-09-30 來源:網(wǎng)絡(luò) 收藏
串聯(lián)電路,電阻一般選幾K 到幾十K,電容選0.01uF),減小電火花影響。

 ?。?)給電機(jī)加濾波電路,注意電容、電感引線要盡量短。

 ?。?)電路板上每個(gè)IC要并接一個(gè)0.01μF~0.1μF高頻電容,以減小IC對(duì)電源的 影響。注意高頻電容的布線,連線應(yīng)靠近電源端并盡量粗短,否則,等于增大了電 容的等效串聯(lián)電阻,會(huì)影響濾波效果。

  (5)布線時(shí)避免90度折線,減少高頻噪聲發(fā)射。

 ?。?)可控硅兩端并接RC抑制電路,減小可控硅產(chǎn)生的噪聲(這個(gè)噪聲嚴(yán)重時(shí)可能 會(huì)把可控硅擊穿的)。

  按干擾的傳播路徑可分為傳導(dǎo)干擾和輻射干擾兩類。

  所謂傳導(dǎo)干擾是指通過導(dǎo)線傳播到敏感器件的干擾。高頻干擾噪聲和 有用信號(hào)的頻帶不同,可以通過在導(dǎo)線上增加濾波器的方法切斷高頻干擾噪聲的傳播,有時(shí)也可加隔離光耦來解決。電源噪聲的危害最大, 要特別注意處理。 所謂輻射干擾是指通過空間輻射傳播到敏感器件的干擾。一般的解決方法是增加干擾源與敏感器件的距離,用地線把它們隔離和在敏感器件上加蔽罩。

  2 切斷干擾傳播路徑的常用措施如下:

  (1)充分考慮電源對(duì)單片機(jī)的影響。電源做得好,整個(gè)電路的抗干擾就解決了一大半。許多單片機(jī)對(duì)電源噪聲很敏感, 要給單片機(jī)電源加濾波電路或穩(wěn)壓器,以減小電源噪聲對(duì)單片的干擾。比如,可以利用磁珠和電容組成π形濾波電路,當(dāng)然條件要求不高時(shí)也可用100Ω電阻代替磁珠。

  (2)如果單片機(jī)的I/O口用來控制電機(jī)等噪聲器件,在I/O口與噪聲源之間應(yīng)加隔離(增加π形濾波電路)。控制電機(jī)等噪聲器件,在I/O口與噪聲源之間應(yīng)加隔離(增加π形濾波電路)。

 ?。?)注意晶振布線。晶振與單片機(jī)引腳盡量靠近,用地線把時(shí)鐘區(qū)隔離起來,晶振外殼并固定。此措施可解決許多疑難問題。

  (4)電路板合理分區(qū),如強(qiáng)、弱信號(hào),數(shù)字、模擬信號(hào)。盡可能把干擾源 (如電機(jī),繼電器)與敏感元件(如單片機(jī))遠(yuǎn)離。

 ?。?)用地線把數(shù)字區(qū)與模擬區(qū)隔離,數(shù)字地與模擬地要分離,最后在一點(diǎn)接于電源地。A/D、D/A芯片布線也以此為原則,廠家分配A/D、D/A芯片 引腳排列時(shí)已考慮此要求。

 ?。?)單片機(jī)和大功率器件的地線要單獨(dú),以減小相互干擾。 大功率器件盡可能放在電路板邊緣。

 ?。?)在單片機(jī)I/O口,電源線,電路板連接線等關(guān)鍵地方使用抗干擾元件 如磁珠、磁環(huán)、電源濾波器,屏蔽罩,可顯著提高電路的抗干擾性能。

  3 提高敏感器件的抗干擾性能

  提高敏感器件的抗干擾性能是指從敏感器件這邊考慮盡量減少對(duì)干擾噪聲 的拾取,以及從不正常狀態(tài)盡快恢復(fù)的方法。

  提高敏感器件抗干擾性能的常用措施如下:

 ?。?)布線時(shí)盡量減少回路環(huán)的面積,以降低感應(yīng)噪聲。



關(guān)鍵詞: PCB設(shè)計(jì) 接地

評(píng)論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉