基于DSP的數(shù)字閉環(huán)功放控制系統(tǒng)
駐波比:
(3)

式中,VF_Full表示當(dāng)功放輸出最大額定功率時(shí)對(duì)應(yīng)的正向功率檢測(cè)電壓,PFWD表示功放輸出的正向功率,PREV表示反向功率,PF_Full表示功放輸出的最大額定功率。
根據(jù)正、反向功率檢測(cè)電壓計(jì)算出允許功放輸出功率的最大上升或下降步徑來控制功放輸出功率。
設(shè)PR_Full為功放能承受的最大反向功率,并且PR_Full=b(常數(shù));POUT為反向電壓達(dá)到VR_Limit時(shí)的輸出功率;輸出額定功率時(shí)對(duì)應(yīng)的正向功率檢測(cè)電壓VF_Full=a(常數(shù));PF_Full/PR_Full=n(常數(shù))。這三個(gè)常數(shù)都由功放的指標(biāo)確定。
根據(jù)式(3),在反向電壓達(dá)到VR_Limit時(shí)的駐波比如下:
(4)

(5)


由于POUT最大為b,所以有:
(6)


評(píng)論