EMCCD圖像傳感器CCD97時(shí)序驅(qū)動(dòng)電路的設(shè)計(jì)
電路的時(shí)間常數(shù):
又因?yàn)樯仙龝r(shí)間與時(shí)間常數(shù)的關(guān)系為:
為了滿足最佳上升時(shí)間( 200 ns) 的要求, 必須在EL7457 驅(qū)動(dòng)輸出端串上一個(gè)小電阻, 原理如圖6 所示。
圖6 中, FPGA _ CLKI1, FPGA _ CLKI2, FPGA _CLKI3, FPGA _ CLKI4 為FPGA 產(chǎn)生的T T L 時(shí)序。
ARM_IOE 為ARM 核產(chǎn)生的門控信號(hào), 用來控制驅(qū)動(dòng)脈沖I Φ1, 2, 3, 4 的開關(guān)。由于理論與實(shí)際計(jì)算的誤差, 輸出串接電阻R9 , R10 , R 13 , R14 將通過硬件調(diào)試過程確定, 以產(chǎn)生驅(qū)動(dòng)CC97 工作的最佳波形。同理, FPGA_ CLKS1, FPGA _ CLKS2, FPGA _ CLKS3, FPGA _CLKS4 為FPGA 產(chǎn)生的TT L 時(shí)序。A RM _SOE 為ARM 產(chǎn)生的門控信號(hào), 輸出串接電阻待定。
圖6 IΦ 1, 2, 3, 4; SΦ 1, 2, 3, 4 驅(qū)動(dòng)產(chǎn)生
在RΦ1, 2, 3 產(chǎn)生電路中, 因?yàn)槠潆妷簲[幅要求為0~ 12 V, 故給它加以12 V 的電源( 見圖7) 。
評(píng)論