MAX1437B 8路、12位模數(shù)轉(zhuǎn)換器(ADC)
MAX1437B為8路、12位模/數(shù)轉(zhuǎn)換器(ADC),具有全差分輸入,流水線架構(gòu),可對(duì)全差分信號(hào)進(jìn)行數(shù)字誤差校準(zhǔn)。該ADC設(shè)計(jì)用于低功耗、高動(dòng)態(tài)性能的醫(yī)學(xué)成像設(shè)備和數(shù)字通信產(chǎn)品。MAX1437B采用1.8V單電源供電,功耗僅為768mW (每通道96mW)。輸入頻率5.3MHz時(shí),信噪比(SNR)可達(dá)70.2dB (典型值)。除了自身的低功耗特性外,MAX1437B還在空閑周期提供關(guān)斷模式。
內(nèi)部1.24V高精度帶隙基準(zhǔn)用于設(shè)置ADC的滿量程輸入范圍,靈活的基準(zhǔn)架構(gòu)允許使用外部基準(zhǔn),以滿足更高精度或不同差分輸入電壓范圍的要求。該基準(zhǔn)架構(gòu)專門針對(duì)低噪聲特性進(jìn)行優(yōu)化。
單端時(shí)鐘用于控制轉(zhuǎn)換過(guò)程。內(nèi)部占空比均衡器可在較大范圍內(nèi)補(bǔ)償時(shí)鐘占空比的變化。片內(nèi)PLL生成高速串行低電壓差分信號(hào)(LVDS)時(shí)鐘。
MAX1437B具有自對(duì)齊數(shù)據(jù)、時(shí)鐘以及幀對(duì)齊信號(hào)串行LVDS輸出。輸出數(shù)據(jù)以二進(jìn)制補(bǔ)碼格式表示。
MAX1437B采樣率高達(dá)50Msps。該器件提供帶裸焊盤的小尺寸10mm x 10mm x 0.8mm、68引腳薄型QFN封裝,工作于擴(kuò)展工業(yè)級(jí)溫度范圍(-40°C至+85°C)。
關(guān)鍵特性
優(yōu)異的動(dòng)態(tài)性能
5.3MHz時(shí)具有70.2dB SNR
5.3MHz時(shí)具有98dBc SFDR
5.3MHz時(shí)具有82dB通道隔離度
超低功耗
每通道96mW (正常工作)
串行LVDS輸出
可通過(guò)引腳選擇LVDS/SLVS (可調(diào)整低壓信號(hào))模式
LVDS輸出支持最長(zhǎng)30英寸的FR-4背板連接
針對(duì)數(shù)字信號(hào)完整性的測(cè)試模式
全差分模擬輸入
較寬的差分輸入電壓范圍(1.4VP-P)
片內(nèi)1.24V精密帶隙基準(zhǔn)
時(shí)鐘占空比均衡器
評(píng)論