新聞中心

EEPW首頁 > 模擬技術 > 設計應用 > PXI總線的遙測信號測試平臺的設計

PXI總線的遙測信號測試平臺的設計

作者: 時間:2011-04-16 來源:網絡 收藏

PXI總線的遙測信號測試平臺的設計

  在航天測試中,遙測系統(tǒng)是不可缺少的重要組成部分。它的主要作用是測量導彈、衛(wèi)星、航天器及武器系統(tǒng)內/外部的環(huán)境參數(shù),獲取地面試驗和飛行試驗數(shù)據,為故障分析、指揮決策、安全控制和完善設計提供可靠信息和依據。測量綜合控制器是遙測系統(tǒng)的核心,主要包括3部分:接收彈上CAN數(shù)據模塊、測量記錄各種傳感器數(shù)據模塊和形成PCM碼流模塊。測量綜合控制器的可靠性是影響遙測結果的核心因素,其精度關系到導彈研制和實驗過程中的實驗數(shù)據可信度,其性能關系到實驗的成敗。在導彈的研制過程中,要歷經多次試驗,試驗耗資巨大,所以要求測量綜合控制器具有高精度、高可靠性。如何準確、客觀、高效地*價測量綜合控制器的性能,是測量綜合控制器生產中的重要環(huán)節(jié)。測量綜合控制器測試系統(tǒng)是集信號自動發(fā)生、自動檢測、自動計量和數(shù)據分析于一體的大型應用系統(tǒng),是專門針對測量綜合控制器檢測的測試系統(tǒng)。

  本測試平臺是測試系統(tǒng)中的一個分系統(tǒng),主要研究如何通過PXI總線實現(xiàn)多種傳感器信號的模擬和PCM碼流的持續(xù)無丟幀存儲技術。

  1 系統(tǒng)設計

  如圖1所示,系統(tǒng)通過PXI總線與上位機進行通信,本地總線與PXI總線通過PCI接口電路連接。系統(tǒng)有2種工作模式:自檢模式和正常工作模式。在自檢模式下,系統(tǒng)通過硬件連接把SAR和GNSS信號接收回來,且內部模擬一個測量綜合控制器上的PCM碼源,再將回讀后的數(shù)據在上位機上顯示。


  2 PXI總線及接口電路的實現(xiàn)

  PXI是PCI在儀器領域的擴展,它將Compact-PCI規(guī)范定義的PCI總線技術發(fā)展成適用于試驗、測量與數(shù)據采集場合的機械、電氣和軟件的規(guī)范,從而形成新的儀器體系結構。PXI將PC的高性價比優(yōu)勢和PCI總線向儀器領域擴展的需求完美結合起來,它通過增加用于多板同步的觸發(fā)總線和參考時鐘、用于精確定時的星型觸發(fā)總線以及用于相鄰模塊間高速通信的局部總線來滿足用戶的測試要求[1]。

  2.1 PXI總線的讀寫

  在一個PXI總線的應用系統(tǒng)中,如果某設備取得了總線控制權,就稱其為“主設備”;而被主設備選中進行通信的設備稱為“從設備”或“目標設備”。PXI總線有2種操作模式[2]:

  (1)正常模式:地址和數(shù)據交替使用AD總線。首先發(fā)送的是地址信號,接著就是數(shù)據的讀寫。正常模式1次傳輸過程需要2~3個時鐘周期(地址周期+寫周期;地址周期+讀周期+讀周期)。對1個32位寬的數(shù)據總線,最大寫數(shù)據傳輸速度只有66 MB/s,而最大的讀數(shù)據傳輸速度只有44 MB/s。

  (2)突發(fā)模式:在這種模式下,主設備首先發(fā)出1個起始地址,接著是一系列隱含著地址(地址順序增量)的數(shù)據信號。這樣傳輸?shù)娜绻蔷哂羞B續(xù)地址的內存塊,對1個32位寬的數(shù)據總線,數(shù)據傳輸速度最高可達到133 MB/s(32位)或是266 MB/s(64位)。

  本系統(tǒng)采用的是突發(fā)讀寫模式,圖2為32位PXI總線在突發(fā)模式下的時序圖。


  在時序圖的第1個時鐘周期中,主控設備把地址放到AD總線上,把對目標設備的命令放到C/BE#(命令1字節(jié)選通)引腳上。C/BE#引腳上的狀態(tài)標識了PXI不同種類的命令,PXI總線的操作主要體現(xiàn)在PXI總線命令上??偩€命令出現(xiàn)在PXI地址期的C/BE[3::0]線上,總線命令的作用是用來規(guī)定主、從設備之間的傳輸類型。由圖2可見,第1個數(shù)據傳輸需3個時鐘周期,其后每個時鐘完成相應的1個數(shù)據傳輸。

  2.2 PXI總線接口實現(xiàn)

  接口電路的功能是實現(xiàn)本地總線信號和PXI(PCI)總線信號之間的轉換,所以接口電路的基本功能是完成讀寫操作控制邏輯的轉換。目前PXI總線的接口方案主要有2種:使用可編程邏輯器件和使用專用總線接口器件。

  (1)可編程邏輯器件實現(xiàn):對于設計者來說,并不需要實現(xiàn)規(guī)范中的所有功能,而采用可編程邏輯器件就可以靈活地選擇自己所需的功能。PXI總線對負載和傳輸數(shù)據的時間要求都比較苛刻,同時還需要器件內部實現(xiàn)配置各類寄存器,而且要實現(xiàn)比較復雜的應用,需要開發(fā)者對協(xié)議有深刻的了解。因此,用可編程邏輯器件方案難度較大,開發(fā)時間長,不適合小批量生產。

  (2)專用PCI接口芯片+FPGA實現(xiàn):專用PCI接口芯片的缺點是靈活性比較差,但其支持PCI協(xié)議,可以減少開發(fā)時間,提高效率。FPGA用來實現(xiàn)PXI總線所要完成的觸發(fā)總線、局部總線等功能。本設計采用的就是接口芯片的方案。

  PXI接口電路利用PCI9054芯片構造PCI接口。PCI9054由PCI總線接口邏輯、本地總線接口邏輯、內部邏輯和EEPROM接口邏輯組成。本地接口邏輯由可編程邏輯器件實現(xiàn),包括地址/數(shù)據信號、I/O讀寫信號、存儲器讀寫控制信號以及等待周期產生邏輯和總線控制邏輯等[3]。串行EEPROM采用93CS56芯片,在EEPROM中,按順序存儲接口卡最重要的配置信息。將板卡連接到PXI插槽后,在系統(tǒng)上電時,PCI9054首先檢查到EEPROM,然后按照EEPROM中的值配置其內部寄存器。圖3是PCI9054寄存器的配置信息。


  PCI9054有3種工作模式:M、C、J。M模式適用于與Motorola的RISC處理器(MPC850和MPC860)無縫連接使用,所以在使用其他種類的處理器時,就要使用C或者J模式。在本項目中采用局部數(shù)據總線16位、地址數(shù)據不復用的方式,所以選擇C工作模式。PCI9054的C模式又支持3種數(shù)據直接傳輸方式:直接主模式、直接從模式、DMA方式。因為系統(tǒng)主要利用PXI總線向計算機傳送數(shù)據和讀取計算機配置命令,且計算機是PXI總線上的主設備,所以PC19054采用直接從模式的方式。

  3 功能電路的設計

  3.1 信號源的設計

  3.1.1 GNSS信號源的設計

  測量綜合控制器測試臺中,GNSS信號源模擬GNSS接收機。信號源的準確性有利于測量綜合控制器性能的測量。測量綜合控制器GNSS模塊在每幀的開始利用幀同步脈沖向GNSS接收機發(fā)出取數(shù)請求信號,GNSS接收機接到請求后,在8 ms內向遙測設備傳送完1 000 bit(125 B,先傳高位)的測量參數(shù)后,遙測設備必須在下一個取數(shù)信號到來之前將數(shù)據傳輸完。其接口電路如圖4所示。


  3.1.2 SAR信號源的設計

  測量綜合控制器測試臺中SAR信號源模擬的是SAR壓縮器,采用標準RS-422-A接口形式傳輸壓縮后的圖像數(shù)據(每字節(jié)8位的串行數(shù)據)。測量綜合控制器每隔25 ms向測試系統(tǒng)發(fā)送取數(shù)請求信號,在取數(shù)請求由高變?yōu)榈脱舆t一段時間后,測量綜合控制器同時向測試臺發(fā)送移位脈沖,測試臺根據取數(shù)請求信號以及移位脈沖信號,向測量綜合控制器發(fā)送相應的數(shù)據信息,其接口電路如圖5所示。


  3.2 PCM碼設計

  系統(tǒng)采用的是一種典型的96×64的含有主、副幀結構的PCM碼流。測量綜合控制器發(fā)出的PCM碼數(shù)據信號是由CAN總線發(fā)送的數(shù)據,對64路模擬信號實時采集的數(shù)據,由GNSS與星SAR信號組成。系統(tǒng)中的PCM碼流采用的是運算輸方式(±2.5 V方式)[4-5]。

  3.2.1 PCM解碼

  如圖6所示,系統(tǒng)首先通過AD8138將PCM數(shù)據轉換成幅值為0~5 V的電平(AD8138還有反相的功能)。為了將差分信號轉換為FPGA能夠處理的TTL電平,并且保證信號被有效隔離和再次反相,采用光電耦合器來接收差分信號。DC-DC實現(xiàn)了電源隔離,這樣系統(tǒng)能夠有效地實現(xiàn)與測量綜合控制器的隔離,從而消除傳輸干擾帶來的誤差。


  雖然對信號進行了隔離,PCM輸入信號仍不可避免地存在各種干擾,這將影響碼同步脈沖和PCM數(shù)據的提取,因此,在FPGA內PCM信號的輸入端接入1個濾波模塊。模塊使用的是高精度時鐘,頻率是PCM碼率的20倍(39.321 6 MHz)。PCM碼(PCM-IN)在產生跳變后必須保持至少5個clk,才能被濾波模塊輸出(PCM-OUT),否則被認為是干擾信號,將被濾除。

  因為±2.5 V方式只包含數(shù)據流,因此實時同步時鐘的產生是解碼的關鍵,也是串行傳輸要解決的主要問題。PCM同步傳輸是以固定的節(jié)拍發(fā)送數(shù)據信號的,而且信號以恒定的速率(系統(tǒng)采用的是1.966 08 MHz)傳送數(shù)據,因此在數(shù)據流中各碼元之間的相對位置是固定的。FPGA為了從轉換后的TTL電平串行


上一頁 1 2 下一頁

評論


相關推薦

技術專區(qū)

關閉