新聞中心

EEPW首頁(yè) > 模擬技術(shù) > 設(shè)計(jì)應(yīng)用 > 用于高速ADC的低抖動(dòng)時(shí)鐘穩(wěn)定電路的設(shè)計(jì)

用于高速ADC的低抖動(dòng)時(shí)鐘穩(wěn)定電路的設(shè)計(jì)

作者: 時(shí)間:2009-05-05 來(lái)源:網(wǎng)絡(luò) 收藏

  0 引言

  近年來(lái),由于半導(dǎo)體技術(shù)、數(shù)字信號(hào)處理技術(shù)及通信技術(shù)的飛速發(fā)展,A/D、D/A轉(zhuǎn)換器近年也呈現(xiàn)高速發(fā)展的趨勢(shì)。隨著數(shù)字信號(hào)處理技術(shù)在高分辨率圖像、視頻處理及無(wú)線通信等領(lǐng)域的廣泛應(yīng)用,對(duì)高速、高精度、基于標(biāo)準(zhǔn)COMS工藝的可嵌入式ADC的需求日益迫切。此外對(duì)于正在興起的基于IP庫(kù)設(shè)計(jì)和片上系統(tǒng)(SOC)集成研究來(lái)說(shuō),對(duì)低功耗、小面積、低電壓以及可嵌入設(shè)計(jì)的ADC核心模塊需求更甚。

  由于高速、高精度A/D轉(zhuǎn)換器(ADC)的發(fā)展,尤其是能直接進(jìn)行中頻采樣的高分辨率數(shù)據(jù)轉(zhuǎn)換器的上市,對(duì)穩(wěn)定的采樣時(shí)鐘的需求越來(lái)越迫切。隨著通信系統(tǒng)中的時(shí)鐘速度邁人吉赫茲級(jí),相位噪聲和成為模擬設(shè)計(jì)中十分關(guān)鍵的因素。

  為了保證電子系統(tǒng)的數(shù)據(jù)采集、控制反饋和數(shù)字處理的能力和性能,現(xiàn)代軍用電子系統(tǒng)對(duì)A/D轉(zhuǎn)換器的要求也越來(lái)越高。尤其是軍事數(shù)據(jù)通信系統(tǒng)、數(shù)據(jù)采集系統(tǒng)對(duì)高速、高分辨率A/D轉(zhuǎn)換器的需求在不斷增加,時(shí)鐘電路作為高速、高精度A/D轉(zhuǎn)換器的核心單元,對(duì)轉(zhuǎn)換器的信噪比(RSN)和有效位(ENOB)等性能起至關(guān)重要的作用,要保證高速、高精度A/D轉(zhuǎn)換器的性能,必須首先保證采樣編碼時(shí)鐘具有合適的占空比和很小的抖動(dòng)。

  1 時(shí)鐘穩(wěn)定電路

  相位噪聲和抖動(dòng)是對(duì)同一種現(xiàn)象的兩種不同的定量方式。在理想情況下,一個(gè)頻率固定的完美的脈沖信號(hào)(以1 MHz為例)的持續(xù)時(shí)間應(yīng)該恰好是1μs,每500 ns有一個(gè)跳變沿,但這種信號(hào)并不存在。如圖1所示,信號(hào)周期的長(zhǎng)度總會(huì)有一定變化,從而導(dǎo)致下一個(gè)沿的到來(lái)時(shí)間不確定。這種不確定就是相位噪聲,或者說(shuō)是抖動(dòng)。

時(shí)鐘上的抖動(dòng)

  抖動(dòng)是對(duì)信號(hào)時(shí)域變化的測(cè)量結(jié)果,它從本質(zhì)上描述了信號(hào)周期距離其理想值偏離了多少。通常,10 MHz以下信號(hào)的周期變動(dòng)并不歸入抖動(dòng)一類,而是歸入偏移或者漂移。數(shù)據(jù)轉(zhuǎn)換器的主要目的要么是由定期的時(shí)間采樣產(chǎn)生模擬波形,要么是由一個(gè)模擬信號(hào)產(chǎn)生一系列定期的時(shí)間采樣。因此,采樣時(shí)鐘的穩(wěn)定性是十分重要的。從數(shù)據(jù)轉(zhuǎn)換器的角度來(lái)看,這種不穩(wěn)定性,亦即隨機(jī)的,會(huì)在模數(shù)轉(zhuǎn)換器何時(shí)對(duì)輸入信號(hào)進(jìn)行采樣方面產(chǎn)生不確定性。

  從數(shù)據(jù)轉(zhuǎn)換器的角度來(lái)看,編碼帶寬可擴(kuò)展到數(shù)百兆赫。在考慮構(gòu)成數(shù)據(jù)轉(zhuǎn)換器噪聲的帶寬時(shí),其范圍是從直流到編碼的帶寬,這遠(yuǎn)遠(yuǎn)超過(guò)制造商常常當(dāng)作標(biāo)準(zhǔn)時(shí)鐘抖動(dòng)測(cè)量值引用的12kHz~20 MHz典型值。由于與抖動(dòng)有關(guān)的是寬帶轉(zhuǎn)換器噪聲增大,所以只要觀察數(shù)據(jù)轉(zhuǎn)換器噪聲性能的下降,就可很方便地評(píng)估時(shí)鐘抖動(dòng)。式(1)可確定由于時(shí)鐘抖動(dòng)而產(chǎn)生的信噪比(RSN)極限

公式

  式中:f為模擬輸入頻率;t為抖動(dòng)。求解t則式(1)變?yōu)槭?2)。如果已知工作頻率和RSN要求,則式(2)就可確定時(shí)鐘抖動(dòng)要求

公式

  只要在模擬輸入頻率增大時(shí)觀察到信噪比下降,就可以很方便地使用數(shù)據(jù)轉(zhuǎn)換器(特別是模數(shù)轉(zhuǎn)換器ADC),通過(guò)快速傅里葉變換(FFT)技術(shù)計(jì)算出信噪比。從總噪聲中減去ADC產(chǎn)生的噪聲,就可以估算出時(shí)鐘抖動(dòng)產(chǎn)生的噪聲,一旦知道噪聲系數(shù),就可以計(jì)算出時(shí)間抖動(dòng)。

  ADI產(chǎn)品與其他公司產(chǎn)品相比之所以能提高采樣性能,主要得益于對(duì)DCS電路的改進(jìn)。DCS電路擔(dān)負(fù)著減小時(shí)鐘信號(hào)抖動(dòng)的作用,而采樣時(shí)序就取決于時(shí)鐘信號(hào)。各家公司過(guò)去的DCS電路只能將抖動(dòng)控制在0.25 ps左右,而高性能新產(chǎn)品AD9446和LTC2208則將抖動(dòng)降低到50 fs左右。通常降低抖動(dòng)就能夠改善信噪比,這樣便提高了有效分辨率(ENOB:有效比特?cái)?shù)),從而在達(dá)到16 bit量子化位數(shù)的同時(shí),實(shí)現(xiàn)100 Msps以上的采樣速率。如果不控制抖動(dòng)就提高采樣速率的話,將降低ENOB,無(wú)法獲得希望的分辨率,也無(wú)法提高量子化位數(shù)。隨著高性能A/D轉(zhuǎn)換器的發(fā)展,DCS電路向更高速度、更小抖動(dòng)和穩(wěn)定方向發(fā)展。

  目前,國(guó)外幾個(gè)大公司所設(shè)計(jì)的A/D轉(zhuǎn)換器中時(shí)鐘電路的指標(biāo)如表1所示。由于國(guó)內(nèi)高速、高精度A/D轉(zhuǎn)換器的設(shè)計(jì)技術(shù)、工藝技術(shù)和測(cè)試技術(shù)與國(guó)外先進(jìn)水平還有一定的差距,同時(shí)研制的時(shí)鐘穩(wěn)定電路性能指標(biāo)還不理想,目前正在研制的時(shí)鐘電路頻率為65 Msps,抖動(dòng)為2 ps。

國(guó)外幾個(gè)大公司所設(shè)計(jì)的A

  時(shí)鐘占空比穩(wěn)定電路框圖如圖2虛框所示,它由輸入緩沖放大器A,開(kāi)關(guān)Kl、K2和DLL組成。

時(shí)鐘占空比穩(wěn)定電路框圖

  緩沖放大器A實(shí)際上只是對(duì)時(shí)鐘信號(hào)進(jìn)行緩沖。當(dāng)采樣時(shí)鐘頻率低于DLL工作下限時(shí),開(kāi)關(guān)K1、K2向上閉合,DLL被旁路;開(kāi)關(guān)K1、K2向下閉合,DLL開(kāi)始作用,調(diào)節(jié)輸入時(shí)鐘信號(hào)相位。由于DLL具有延遲鎖相的功能,因此能很好地控制時(shí)鐘占空比,本設(shè)計(jì)中通過(guò)下文的具體電路能使輸入時(shí)鐘的占空比接近50%,抖動(dòng)小于0.5 ps。

  在普通鎖相環(huán)(PLL)的基礎(chǔ)上,用電壓控制延遲線代替了壓控振蕩器,其結(jié)構(gòu)框圖如圖3所示。其中CKin和CK4之間的相位差用一個(gè)鑒相器來(lái)檢測(cè),產(chǎn)生成比例的平均電壓Vcont,通過(guò)這個(gè)電壓的負(fù)反饋來(lái)調(diào)節(jié)每一級(jí)的延時(shí)。對(duì)于大的環(huán)路增益,CKin和CK4之間的相位差很小,即這四級(jí)電路將時(shí)鐘幾乎準(zhǔn)確地延時(shí)了一個(gè)周期,從而建立了準(zhǔn)確的時(shí)鐘沿間隔。這種電路結(jié)構(gòu)被稱為,是為了強(qiáng)調(diào)它采用了一個(gè)電壓控制延遲線電路而不是VCO。實(shí)際上,為獲得無(wú)窮大的環(huán)路增益,需要在PD和LPF之間插入電荷泵。

延遲鎖相環(huán)結(jié)構(gòu)框圖

  延遲線與振蕩器相比受噪聲較小,這是因?yàn)椴ㄐ沃斜粨p壞的過(guò)零點(diǎn)在延遲線的末端就消失了,而在振蕩器電路中又會(huì)再循環(huán),因而產(chǎn)生更多的損壞;其次,DLL中控制電壓的變化能迅速改變延遲時(shí)間??傊?,PLL中用到的振蕩器存在不穩(wěn)定性和相位偏移的積累,因而在補(bǔ)償時(shí)鐘分別造成的時(shí)間延遲時(shí),會(huì)降低PLL的性能。因此DLL的穩(wěn)定性和穩(wěn)定速度等問(wèn)題比PLL要好。

  2 電路設(shè)計(jì)

  2.1 電路原理圖

  圖4中,虛框a中的電路為鑒相器(PD),S為鑒相器的控制端,只有為低電平時(shí),鑒相器才起作用。壓控延遲線的輸出端VCDLout為鑒相器的輸入端,這個(gè)信號(hào)與時(shí)鐘信號(hào)CLK進(jìn)行比較,得出輸出信號(hào)A。由于S端低電平有效,CLK信號(hào)就是與它的反相延遲信號(hào)與非進(jìn)入后面的鎖存結(jié)構(gòu)。其實(shí)就是檢測(cè)下沿與另一個(gè)下沿組成一個(gè)占空比接近50%的時(shí)鐘信號(hào)。A信號(hào)經(jīng)過(guò)一個(gè)電阻R傳入電荷泵中(其實(shí)在鑒相器的輸出端可以加一個(gè)反相器再加一個(gè)電容濾波)。虛框b為電荷泵,由一個(gè)運(yùn)算放大器組成。其中F端接一個(gè)電壓值為基準(zhǔn)的一半的電壓,即為1.65 V。

延遲鎖相環(huán)具體電路


上一頁(yè) 1 2 下一頁(yè)

評(píng)論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉