數(shù)字頻率信號校正的FPGA實(shí)現(xiàn)
3 實(shí)現(xiàn)方案與仿真結(jié)果
3.1 實(shí)現(xiàn)方案
CORDIC算法的流水線流程圖如圖2所示,該方法采用7級流水線,故可大大提高計(jì)算速度。
3.2 仿真結(jié)果
基于CORDIC算法的正余弦信號發(fā)生器的仿真結(jié)果如圖3所示,由圖3可見,該算法可以實(shí)現(xiàn)標(biāo)準(zhǔn)的正弦波和余弦波,并可直接作為頻偏校正單元。
4 結(jié)束語
本文通過對CORDIC算法的工作原理進(jìn)行分析,給出了基于CORDIC算法和FPGA實(shí)現(xiàn)數(shù)字頻率校正的實(shí)現(xiàn)方案。仿真結(jié)果證明,該方法可以實(shí)現(xiàn)標(biāo)準(zhǔn)的正弦波和余弦波信號,可以直接作為頻偏校正單元來對數(shù)字頻率信號進(jìn)行校正。
評論