新聞中心

EEPW首頁 > 嵌入式系統(tǒng) > 設(shè)計(jì)應(yīng)用 > 基于CPLD/FPGA的CMI編碼設(shè)計(jì)與實(shí)現(xiàn)

基于CPLD/FPGA的CMI編碼設(shè)計(jì)與實(shí)現(xiàn)

作者: 時間:2010-08-19 來源:網(wǎng)絡(luò) 收藏

  0 引言

  CMI碼是傳號反轉(zhuǎn)碼的簡稱,它是一種應(yīng)用于PCM四次群和光纖傳輸系統(tǒng)中的常用線路碼型,具有碼變換設(shè)備簡單、有較多的電平躍變,含有豐富的定時信息,便于時鐘提取,有一定的糾錯能力等優(yōu)點(diǎn)。

  在高次脈沖編碼調(diào)制終端設(shè)備中廣泛應(yīng)用作接口碼型,在速率低于8 448 Kb/s的光纖數(shù)字傳輸系統(tǒng)中也被建議作為線路傳輸碼型。

  本文針對光纖通信傳輸碼型的要求和CMI碼的編碼原理,介紹了一種以EPM系列7064芯片為硬件平臺,以Max+PlusⅡ?yàn)檐浖脚_,以VHDL為開發(fā)工具,適合于實(shí)現(xiàn)的器的設(shè)計(jì)方案。

  1 CMI碼的編碼規(guī)則

  規(guī)則如表1所示。

CMI編碼規(guī)則

  在中,輸入碼字0直接輸出01碼型,較為簡單。對于輸入為1的碼字,其輸出CMI碼字存在兩種結(jié)果OO或11碼,因而對輸入1的狀態(tài)必須記憶。同時,編碼后的速率增加一倍。

  2 CMI編碼器的建模與實(shí)現(xiàn)

  首先在原始時鐘MUX_Clk的上升沿進(jìn)行翻轉(zhuǎn)得到二分頻時鐘Clk,周期為原始時鐘的2倍。

  然后產(chǎn)生偽隨機(jī)序列,由3個D觸發(fā)器產(chǎn)生7位偽隨機(jī)序列,序列產(chǎn)生原理如圖1所示。

序列產(chǎn)生原理

  任何一個D觸發(fā)器的輸出都可以作為要產(chǎn)生的m序列,則序列以7為周期循環(huán)出現(xiàn),在3個D觸發(fā)器輸出都為0時,語句m_buffer(2)=(m_bu-ffer(1)xor m_buffer(O))Or((not m_buffer(2))and(not m_buffer(1))and(not m_buffer(O))),可以使第一個D觸發(fā)器在Clk上升沿到來時輸出為1,從而避免陷入“000"的死循環(huán)。

  最后為“O”碼、“1”碼的編碼:

  “O”編碼的實(shí)現(xiàn):在原始時鐘信號的下降沿對m序列進(jìn)行檢測,當(dāng)其值為“0”時,將原始信號的二分頻后的信號求非賦值給編碼輸出,即可實(shí)現(xiàn)對“O”進(jìn)行“01”編碼。


上一頁 1 2 下一頁

關(guān)鍵詞: CPLD FPGA CMI編碼

評論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉