新聞中心

EEPW首頁 > 嵌入式系統(tǒng) > 設(shè)計應(yīng)用 > 基于FPGA的移位寄存器流水線結(jié)構(gòu)FFT處理器

基于FPGA的移位寄存器流水線結(jié)構(gòu)FFT處理器

作者: 時間:2010-07-19 來源:網(wǎng)絡(luò) 收藏

  另外,由于設(shè)計的是兩路數(shù)據(jù)同時寫入,一路數(shù)據(jù)讀出,所以讀取的頻率是寫入頻率的2倍,使用PLL實現(xiàn)原始時鐘的二倍頻,用來讀取RAM。倒序模塊仿真結(jié)果如圖8所示。

倒序模塊仿真結(jié)果

  最終生成的處理器模塊圖如圖9所示。

最終生成的FFT處理器模塊圖

  4 仿真結(jié)果

  各級間數(shù)據(jù)時序情況如圖10所示,設(shè)計的處理器仿真結(jié)果如圖1l所示。采用一路階梯遞增信號和另一路:XXXX信號進行仿真,通過與Matlab計算結(jié)果進行對比,結(jié)果基本一致,可以滿足系統(tǒng)要求。系統(tǒng)總的延時由延時最大的第一級決定,為第一級運算的延時加上倒序輸出的延時,總共是(256+128)×clk,相對于一般流水線結(jié)構(gòu)(256×讀入周期+7×128×蝶算周期+128×讀入周期),系統(tǒng)延時大為減少。

各級間數(shù)據(jù)時序情況

設(shè)計的FFT處理器仿真結(jié)果

  通過仿真可知,系統(tǒng)最大頻率由蝶形運算模塊的最大工作頻率決定。使用QuartusⅡ軟件時序仿真后,得到處理器的工作頻率為72 MHz。

  5 結(jié)語

  通過采用流水線結(jié)構(gòu),可以有效地提高處理器中蝶形運算單元的效率,減少寄存器的使用數(shù)量,并且簡化了地址控制,提高處理器的工作頻率,具有良好的可擴展性,同時可以實現(xiàn)兩路數(shù)據(jù)的同時輸入,從而增大了一倍的數(shù)據(jù)吞吐量。對于工作頻率要求較高,數(shù)據(jù)吞吐量較大,尤其對于需要兩路數(shù)據(jù)輸入的場合,比如兩天線的MIMO-OFDM系統(tǒng),具有很大的實用價值。


上一頁 1 2 3 4 5 下一頁

關(guān)鍵詞: FPGA FFT 移位寄存器

評論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉