對基于FPGA的作戰(zhàn)系統(tǒng)時統(tǒng)的研究與設計 作者: 時間:2009-12-23 來源:網絡 加入技術交流群 掃碼加入和技術大咖面對面交流海量資料庫查詢 收藏 其中CLK(時鐘)、RST(復位)、A(外部授時信號)、B(自產生信號)為輸入信號。Y為輸出信號,即中斷信號。仿真結果如圖4所示。 4 時間精度 外部授時信號大多為1秒周期的秒脈沖信號,這時系統(tǒng)獲得的時間只能精確到秒。在需要獲得精確度更高的時間信息時,可利用FPGA中的計數(shù)器等來實現(xiàn)設計。見下面所示: 上一頁 1 2 3 4 下一頁
評論