基于FPGA的二次群分接器的結(jié)構(gòu)分析及實(shí)現(xiàn)
4.基群信號提取
一個(gè)二次群信號復(fù)接了四個(gè)基群信號,基群信號提取是在二次群幀同步的狀態(tài)下把二次群信號按一分四的規(guī)則進(jìn)行串并轉(zhuǎn)化。因?yàn)槎蔚膹?fù)接是按bit復(fù)接,所以二次群一幀中第一位為第一個(gè)群的第一位,二次群一幀中第二位為第二個(gè)群的第一位,以此類推。VHDL語言代碼實(shí)現(xiàn)如下程序段:
5.去除插入碼及負(fù)碼速調(diào)整
去除插入碼及負(fù)碼速調(diào)整是二次群的關(guān)鍵部分,首先要去除幀頭插入的F1、F2和F3;接著去除C1、C25DC3;最后根據(jù)C1、C2和C3值來判斷第161位V否為插入碼,如果C1C2C3為:"1 11",則V是插入碼應(yīng)去除,如果C1C2C3為:"000",則V是基群的信碼,不應(yīng)去除。把去除了插入碼的信號輸入到一個(gè)FIFO,用經(jīng)過負(fù)碼速調(diào)整過的2.048MHz時(shí)鐘讀出輸出基群信號如圖3所示。
由于寫到FIF0的時(shí)鐘是不均勻的,不利于后端處理,所以必須做負(fù)碼速調(diào)整,即把2.112MHz速率調(diào)整到2.048MHz速率。FPGA實(shí)現(xiàn)的原理是根據(jù)2.112MHz速率和2.048MHz速率的有效信碼個(gè)數(shù)是一樣多的,可以根據(jù)它們的個(gè)數(shù)進(jìn)行調(diào)整。如果根據(jù)2.048MHz速率輸出的信碼少了則稍微提高2.048MH z時(shí)鐘的頻率,如果根據(jù)2.048MHz速率輸出的信碼多了則稍微降低2.048MHz時(shí)鐘的頻率。
VHDL語言代碼實(shí)現(xiàn)如下程序段:一根據(jù)div的值動態(tài)調(diào)整clk2048的頻率,實(shí)現(xiàn)負(fù)碼速調(diào)整。
6.結(jié)論
本文對二次群的分接處理,提出了一種基于FPGA的方案,介紹了二次群的幀結(jié)構(gòu),給出了幀頭捕獲、幀丟失告警、負(fù)碼速調(diào)整等VHDL語言的關(guān)鍵程序。在QUARTUSII軟件中編譯完成,資源僅占用三十多個(gè)LE,給二次群設(shè)備的設(shè)計(jì)提供了一種參考,具有很高的應(yīng)用價(jià)值。
評論