賽靈思ISE 11.1 量身打造四種工具流程
隨著 Xilinx? ISE? 設計套件 11.1 的推出,賽靈思在優(yōu)化設計方法、更好地滿足不同技能客戶的多樣化需求, 以及幫助客戶利用賽靈思 FPGA 目標設計平臺進行創(chuàng)新設計方面邁出了一大步。賽靈思 ISE 設計套件 11.1同時推出四種全新的工具流程,專為邏輯設計人員、嵌入式開發(fā)人員、DSP算法開發(fā)人員以及系統(tǒng)集成人員量身定制,以滿足他們的不同要求。此前,賽靈思的客戶主要是邏輯設計人員,他們是精通硬件設計和硬件描述語言 (HDL) 的電氣工程師。不過,在過去 8 年間,隨著各代 Virtex? 和 Spartan? FPGA 產(chǎn)品的推出,邏輯單元以及 MPU 和 DSP 等嵌入式軟硬件處理器呈指數(shù)級增長。在此情況下,賽靈思的客戶中迅速增加了大量嵌入式軟硬件工程師、DSP 算法開發(fā)人員和系統(tǒng)集成人員,他們都使用賽靈思的器件來構(gòu)建高級片上系統(tǒng)。也就是說,不僅多領域的設計團隊在使用賽靈思的器件,而且很多情況下,就連對 HDL設計不了解或了解甚少的人如今也都在用賽靈思 FPGA開展系統(tǒng)設計工作。
在推出 ISE 設計套件 11.1之前,賽靈思為所有客戶提供了一套完整的工具和 IP。每個用戶可以根據(jù) FPGA 編程的需要選擇使用不同的工具。不過,如果客戶對邏輯/連接設計不熟悉的話,可能會對眾多工具和IP的選擇感到無所適從。舉例來說,如果客戶不熟悉硬件調(diào)試,可能就不了解 ChipScope? Pro 分析器的優(yōu)點,不知道這款工具能自動完成調(diào)試任務,可以幫助用戶簡化設計工作。為了幫助不同設計領域的用戶在熟悉的可定制環(huán)境中更高效地開展設計工作,賽靈思現(xiàn)在推出了四種全新的ISE 設計套件配置版本:邏輯版本、嵌入式版本、DSP 版本和系統(tǒng)版本(見圖 1)。
圖 1:全新工具流程
賽靈思對不同領域的客戶進行了認真地調(diào)查,了解其設計方法,看看他們會使用賽靈思和第三方合作伙伴提供的哪些工具成功進行賽靈思 FPGA設計工作。
賽靈思的軟件設計部根據(jù)上述調(diào)查研究推出了四種全新的 ISE 設計套件 配置版本。這四種配置版本既能幫助經(jīng)驗豐富的客戶優(yōu)化工具選購,也能幫助FPGA設計新手輕松確定哪些工具最適合他們的設計需求。每個配置版本都配套提供全面的設計創(chuàng)建、驗證和實施工具以及針對特定領域的 IP。
上述四種新版本都可以定制,因此用戶能根據(jù)設計流程的需要選擇添加賽靈思或第三方合作伙伴提供的其他工具。賽靈思不會規(guī)定用戶的設計流程,而是創(chuàng)建了可擴展、可定制的基礎流程。此外,設計經(jīng)理可根據(jù)設計團隊的需求和每名設計團隊成員的實際技能選擇最適當?shù)脑S可證數(shù)量和類型。舉例來說,新推出的四種配置版本允許客戶為設計團隊添加諸如賽靈思軟件開發(fā)套件 (SDK) 等額外的許可證選項,這樣設計團隊就能讓數(shù)名軟件開發(fā)人員為單個 FPGA 編寫代碼,而不必像過去那樣購買整套嵌入式開發(fā)套件 (EDK)。
全新 ISE 設計套件配置版本的推出是賽靈思目標設計平臺戰(zhàn)略的關鍵部分,可幫助賽靈思集中精力推出市場上最佳的 FPGA硅芯片,并配套提供業(yè)界一流的軟硬件設計工具、IP、開發(fā)板以及技術支持,幫助客戶取得成功,并讓客戶集中精力開展增值設計工作,盡快向市場推出創(chuàng)新設計。
linux操作系統(tǒng)文章專題:linux操作系統(tǒng)詳解(linux不再難懂)
評論