新聞中心

EEPW首頁 > 嵌入式系統(tǒng) > 新品快遞 > TI HCSL 時鐘扇出緩沖器實現(xiàn)業(yè)界最低附加抖動

TI HCSL 時鐘扇出緩沖器實現(xiàn)業(yè)界最低附加抖動

作者: 時間:2014-03-13 來源:電子產(chǎn)品世界 收藏

  日前,德州儀器 () 宣布推出兩款支持 PCI Express (PCIe) 1 代、2 代以及 3 代接口標準的 4 輸出及 8 輸出高速電流驅(qū)動邏輯 () 時鐘扇出緩沖器。 可為輸入時鐘創(chuàng)建 4 個緩沖副本,而  則可產(chǎn)生 8 個緩沖副本。它們可實現(xiàn)比同類競爭器件低 70% 的附加抖動,能夠在 PCIe 3.0 規(guī)范下為系統(tǒng)設計人員提供足夠的抖動容限。這兩款器件不僅具有噪聲抗擾度,而且還可為高速通信、網(wǎng)絡以及數(shù)據(jù)中心系統(tǒng)簡化時鐘樹設計,充分滿足服務器、交換機以及路由器等應用需求。

本文引用地址:http://m.butianyuan.cn/article/234662.htm

   與  的主要特性與優(yōu)勢:

產(chǎn)品的數(shù)據(jù)表:http://datasheet.eepw.com.cn/datasheet/show/id/3121092。

產(chǎn)品的數(shù)據(jù)表:http://datasheet.eepw.com.cn/datasheet/show/id/3121093

  · 業(yè)界最低的附加抖動:100 MHz (PCIe 3.0) 下 30 fs、12KHz 至 20 MHz ( 156.25 MHz) 下 86fs,設計人員能夠更加高度靈活地針對整個鏈路進行定時預算分配;

  · 優(yōu)異的噪聲抑制:100MHz 下 -75dBc 的高電源抑制比 (PSRR) 可提供比同類競爭器件更好的抖動性能及噪聲抗擾度,實現(xiàn)穩(wěn)健的信號完整性;

  · 高度靈活的通用輸入端:2 組通用輸入工作頻率高達 400 MHz,并兼容于任何輸入類型,包括 CML、LVPECL、LVDS、SSTL、HSTL、 或單端時鐘及晶體振蕩器;

  · 簡單易用:引腳模式控制有助于系統(tǒng)設計人員便捷地開關(guān)單個輸出組。

  LMK00334 及 LMK00338 能夠與CDCM9102 及 CDCM6208 PCIe 時鐘發(fā)生器相結(jié)合,創(chuàng)建高性能時鐘樹解決方案。 時鐘分配及扇出緩沖器可為時鐘樹設計人員提供支持各種通信、網(wǎng)絡、工業(yè)及消費類應用所需的高靈活性、高性能以及各種高級特性。

  工具與支持

  工程師可通過使用  WEBENCH® 時鐘架構(gòu)工具加速 LMK00334 與 LMK00338 的時鐘樹設計。它是業(yè)界首款定時設計工具,可通過詳盡的器件數(shù)據(jù)庫推薦和仿真系統(tǒng)時鐘樹解決方案。它不僅支持鎖相環(huán) (PLL) 濾波器設計,而且還能夠仿真輸出時鐘的相位噪聲。此外,該工具還能夠?qū)崿F(xiàn)對完整時鐘樹端對端抖動性能的仿真。

  LMK00334 與 LMK00338 都可采用 LMK00338 評估板 (EVM) 來驗證功能及性能規(guī)范。此外,TI 還為 LMK00334 與 LMK00338 提供有 IBIS 仿真模型。

  德州儀器在線技術(shù)支持社區(qū)www.deyisupport.com可為工程師提供更多的技術(shù)支持,在這里他們能夠與同行工程師及 TI 專家互動交流,搜索解決方案、獲得幫助、共享知識并幫助解決技術(shù)難題。

  供貨情況與封裝

  采用 5 毫米 × 5 毫米、32 引腳 WQFN 封裝的 LMK00334 現(xiàn)已開始供貨,同步供貨的還有采用 6 毫米 × 6 毫米、40 引腳 WQFN 封裝的 LMK00338。

路由器相關(guān)文章:路由器工作原理


路由器相關(guān)文章:路由器工作原理


交換機相關(guān)文章:交換機工作原理


鎖相環(huán)相關(guān)文章:鎖相環(huán)原理


關(guān)鍵詞: TI HCSL LMK00334 LMK00338

評論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉