Xilinx與Silicon開(kāi)啟硬件圖像處理機(jī)器視覺(jué)應(yīng)用大門
All Programmable技術(shù)和器件的全球領(lǐng)先企業(yè)賽靈思公司Xilinx,Inc.日前宣布,在與2014慕尼黑電子展同期舉行中國(guó)(上海)國(guó)際機(jī)器視覺(jué)展,將聯(lián)手德國(guó)Silicon Software公司現(xiàn)場(chǎng)展示Silicon Software公司的VisualApplets軟件平臺(tái),以及該平臺(tái)如何顛覆傳統(tǒng)的嵌入式機(jī)器視覺(jué)系統(tǒng)設(shè)計(jì)方法,為那些從事和尋找先進(jìn)的、高性能機(jī)器視覺(jué)解決方案的嵌入式系統(tǒng)架構(gòu)師、軟件工程師、硬件工程師帶來(lái)前所未有的嵌入式設(shè)計(jì)體驗(yàn)。敬請(qǐng)3月18至20日蒞臨中國(guó)上海新國(guó)際博覽中心2014中國(guó)(上海)國(guó)際機(jī)器視覺(jué)展(Vision CHina 2014)Silicon Software展臺(tái)(E1館1222號(hào)展位)觀看技術(shù)演示。
本文引用地址:http://m.butianyuan.cn/article/234940.htmVisualApplets 發(fā)布于2006年,自從發(fā)布之日起,成就了數(shù)百個(gè)精彩的行業(yè)應(yīng)用。此次展示的是VisualApplets針對(duì)賽靈思Zynq-7000 All Programmable SoC所實(shí)現(xiàn)的的一個(gè)圖形化FPGA設(shè)計(jì)和編程工具。該工具的自動(dòng)錯(cuò)誤檢測(cè)和設(shè)計(jì)輔助功能有助于加速設(shè)計(jì)、驗(yàn)證和仿真過(guò)程。即使是軟件編程人員和應(yīng)用工程師都能夠編程FPGA,完全不需要硬件設(shè)計(jì)的專門知識(shí)。
賽靈思全球ISM (工業(yè)、科學(xué)和醫(yī)療)市場(chǎng)經(jīng)理林逸芳(Yvonne Lin)女士表示:“ 強(qiáng)大、高度集成的賽靈思All Programmable SoC 產(chǎn)品系列,在機(jī)器視覺(jué)領(lǐng)域扮演著重要的角色,特別是對(duì)于本身缺少高度專業(yè)化資源的中小型公司來(lái)說(shuō),Xilinx支持小尺寸的器件實(shí)現(xiàn)復(fù)雜的功能。然而,圖像處理應(yīng)用領(lǐng)域硬件程序員的稀缺阻礙了FPGA技術(shù)應(yīng)用。 ”她說(shuō):“VisualApplets為Zynq-7000 All Programmable SoC這樣基于硬件的圖像處理應(yīng)用技術(shù)打開(kāi)了大門。”
Silicon Software公司CEO Klaus-Henning Noffz表示:“我們非常高興能夠通過(guò)上海國(guó)際視覺(jué)展這樣的盛會(huì)為中國(guó)用戶介紹基于VisualApplets的嵌入式設(shè)計(jì)理念。Zynq-7000 All Programmable SoC內(nèi)置的ARM Cortex-A9雙核處理器最適用于各種先進(jìn)的圖像處理應(yīng)用。VisualApplets開(kāi)發(fā)平臺(tái)可提供快速的設(shè)計(jì)周期、簡(jiǎn)單的驗(yàn)證方法以及龐大的圖像處理函數(shù)庫(kù),并可自動(dòng)生成連接ARM處理器的接口,因而可將這種處理能力發(fā)揮到極致。這樣軟件和應(yīng)用工程師不僅能夠高效地創(chuàng)建出各種的復(fù)雜設(shè)計(jì),而且還可以加快產(chǎn)品上市進(jìn)程并顯著降低風(fēng)險(xiǎn)等。”
關(guān)于賽靈思Smarter Vision解決方案
賽靈思Smarter Vision包含許多專為Smarter系統(tǒng)設(shè)計(jì)的構(gòu)建塊SmartCORE™ IP系列元件。由賽靈思及其合作伙伴共同開(kāi)發(fā)的SmartCORE IP,包含針對(duì)All Programmable邏輯的IP硬核和專門針對(duì)高性能ARM處理器開(kāi)發(fā)的IP軟核。SmartCORE IP可通過(guò)Vivado IPI (IP Integrator)快速集成。此外,設(shè)計(jì)人員可通過(guò)Vivado HLS(高層次綜合)用C、C++或SystemC生成全新的IP,現(xiàn)在還采用業(yè)界標(biāo)準(zhǔn)的OpenCV庫(kù),得到常見(jiàn)操作系統(tǒng)和軟件開(kāi)發(fā)環(huán)境的支持。豐富的設(shè)計(jì)套件可進(jìn)一步提升設(shè)計(jì)生產(chǎn)力,協(xié)助客戶加速設(shè)計(jì)各種Smarter系統(tǒng)。
賽靈思Smarter Vision解決方案采用賽靈思FPGA、3D IC和Zynq-7000 All Programmable SoC。賽靈思All Programmable SoC不僅支持可編程邏輯的實(shí)時(shí)像素處理,而且還提供基于ARM處理器的分析功能,成為了設(shè)計(jì)人員針對(duì)更智能視頻廣播、機(jī)器視覺(jué)和浸入式顯示器應(yīng)用快速推出高集成度解決方案的理想平臺(tái)。
linux操作系統(tǒng)文章專題:linux操作系統(tǒng)詳解(linux不再難懂)c++相關(guān)文章:c++教程
評(píng)論