成電路板設計復雜性大幅增加。靜態(tài)電壓調(diào)整有助于節(jié)省功耗,由于功耗會隨著操作電壓的平方而改變,所以這些設計會選擇較低的操作電壓。這些元件還能整合更多核心,以彌補某些核心在較低頻率下操作所不足的效能,例如與其使用四個在1.2V下操作的300MHz核心,還不如使用6個在1.0 V下操作的200MHz核心,因為兩種解決方案的MHz效能(和通道處理能力)都是1200MHz,但后者功耗卻只有前者的(1.0V/1.2V)2,大約是69%。這些元件的晶片面積大都用于內(nèi)建記憶體,其中又以資料記憶體為主。由于在特定的通道處理密度下,每顆晶片所需的資料記憶體也是定值,而且其中多數(shù)記憶體又會直接分配給各個核心使用,所以增加核心并不會造成晶片總面積等比例增加,所帶來的低功耗優(yōu)點則足以彌補額外增加的成本。 功耗最佳化必須符合應用需求
不同的DSP應用設備需要不同的策略來滿足其需求,例如基礎(chǔ)設施系統(tǒng)希望降低最大負載條件下的功耗,可攜式應用則希望將電池的電力消耗減至最少,它們的需求顯然就有極大差異。事實上,就算同類型的應用都可能有著極為不同的要求,例如不同的可攜式應用必須採取不同的電源最佳化技術(shù)來滿足各自的操作需求。半導體廠商想要服務各種市場,就必須掌握多種制程、設計和架構(gòu)技術(shù),才能針對目標應用提供最合適的元件。
評論