新聞中心

EEPW首頁 > 嵌入式系統(tǒng) > 設(shè)計應(yīng)用 > ADSP2106x中并行處理指令的應(yīng)用技巧

ADSP2106x中并行處理指令的應(yīng)用技巧

作者: 時間:2006-05-07 來源:網(wǎng)絡(luò) 收藏

摘要:A2106x是AD公司推出的一款性能優(yōu)秀的高速處理芯片,具有多個并行的內(nèi)部處理單元和豐富的并行指令,本文主要介紹該芯片中并行運算處理指令的應(yīng)用技巧。

關(guān)鍵詞:DSP 并行處理指令 ADSP2106x

本文引用地址:http://m.butianyuan.cn/article/242359.htm

引言

根據(jù)處理器芯片的指令及其實現(xiàn)形式,我們可以把處理器芯片分為復(fù)雜指令系統(tǒng)(CISC)和精簡指令系統(tǒng)(RISC),前者追求單條指令的強大功能以簡化編程;后者強調(diào)指令的簡化以提高硬件效率。由于RISC具有指令長度一致、單周期執(zhí)行時間、易于并行和流水線處理等優(yōu)點,絕大多數(shù)的DSP處理芯片都采用了RISC。另外,根據(jù)計算機的存儲器結(jié)構(gòu)及其總線連接形式,計算機系統(tǒng)可以被分為馮諾依曼結(jié)構(gòu)和哈佛結(jié)構(gòu),前者共用數(shù)據(jù)存儲空間和程序存儲空間,共用存儲器總線;后者具有分離的數(shù)據(jù)和程序空間及分離的訪問總線。由于哈佛結(jié)構(gòu)在指令執(zhí)行時,取指和取數(shù)可以并行,因此具有更高的執(zhí)行效率,所以大多數(shù)的DSP芯片都采用了哈佛結(jié)構(gòu)。

ADSP2106x就是一款采用超級哈佛結(jié)構(gòu)和RISC的DSP處理芯片,其強大的浮點、定點運算功能和大容量的片內(nèi)存儲器,使其可以勝任苛刻的實時信號處理任務(wù);而它豐富的外部接口和10個通道的DMA可以使所處理數(shù)據(jù)的暢通無阻[1];再加上片內(nèi)的仲裁邏輯,6個ADSP2106x和一個主機可以很容易連在一起構(gòu)成一個并行處理系統(tǒng)。利用ADSP2106x可以開發(fā)出功能很強的信號處理系統(tǒng)[2]。

雖然ADSP2106x芯片本身提供了優(yōu)異的性能,但該性能的發(fā)揮離不開軟件編程的支持。比如,ADSP2106x的峰值運算速度可達(dá)120MFLOPS(主頻40MHz),即在一個時鐘周期內(nèi)可以完成一次乘法、一次加法和一次減法,但這三個并行運算指令是需要合理安排才能實現(xiàn)的。另外,由于芯片內(nèi)部采用了超級哈佛結(jié)構(gòu),因此可以在一定條件下同時存取兩個數(shù)據(jù),但這也需要合理安排數(shù)據(jù)在數(shù)據(jù)存儲器和程序存儲器中的放置,才能使并行的存取指令有效。

本文主要介紹ADSP2106x中并行指令的一些應(yīng)用技巧,重點針對并行運算指令和數(shù)據(jù)存取指令。通過這些技巧的應(yīng)用,可以提高編程效率,充分發(fā)揮硬件潛力,同時對ADSP2106x的內(nèi)部結(jié)構(gòu)有更為深入的了解。

ADSP2106x中的運算處理單元

ADSP2106x中的核心處理部分包含了三個運算單元:ALU、乘法器和移位器,它們與寄存器組間的連接關(guān)系如圖1所示[3]。三個運算單元的功能如下:

(1)ALU單元:定點、浮點加減法和求平均;邏輯運算;求絕對值、最大值、最小值、限幅、比較;定點-->浮點轉(zhuǎn)換。

(2)乘法器:浮點乘法;定點乘法及乘法累加。

(3)移位器:移位操作;位操作;位場(bit field)提取和存儲。

ADSP2106x中三個運算處理單元的數(shù)據(jù)通道只與寄存器組相連,而不能直接從存儲器中存取操作數(shù),這是典型的RISC結(jié)構(gòu),這種結(jié)構(gòu)往往需要大量的寄存器來存儲和交換中間結(jié)果,ADSP2106x中具有32個寄存器,其中16個工作于前臺,16個工作于后臺。乘法器從兩個寄存器輸入操作數(shù),把結(jié)果存入另一個寄存器;移位器從3個寄存器輸入數(shù)據(jù),把一個結(jié)果存入另一個寄存器;ALU從兩個寄存器輸入操作數(shù),把兩個運算結(jié)果分別存入另兩個寄存器。

寄存器可以在一個時鐘周期內(nèi)從數(shù)據(jù)存儲器和程序存儲器中各存取1個數(shù)據(jù),這正是ADSP2106x超級哈佛結(jié)構(gòu)的優(yōu)勢。另外,運算單元的運算與寄存器的存取可以并行不悖,但在編程時,這種并行往往伴隨一個流水線的過程。

ADSP2106x中的乘法器和ALU還具有并行運算的能力;在一個時鐘周期內(nèi),乘法器可以完成一次乘法,ALU可以同時完成一次加法和一次減法,這使ADSP2106x在40MHz的主頻下達(dá)到了120MFLOPS峰值運算速度。

下面針對這種并行運算來考慮軟件編程時應(yīng)注意的問題。

并行運算指令的基本格式

ADSP2106x中并行運算指令的基本格式如下圖2,這里我們以浮點運算為例,如果是定點運算,只需把所有的前綴“F”換為“R”即可。

并行指令中各操作的順序必須符合圖中的要求,并以逗號隔開,否則編譯時會出錯。

DM地址產(chǎn)生寄存器的范圍為0~7, PM地址產(chǎn)生寄存器的范圍為8~15;即

I0≤ Ia ≤ I7, M0≤ Mb ≤ M7; I8≤ Ic≤ I15, M8≤ Md ≤ M15。并且很重要的是:DM(Ia,Mb)實際指向的內(nèi)存地址范圍必須在數(shù)據(jù)存儲器中,對于ADSP21060,在32位數(shù)據(jù)長度下,其數(shù)據(jù)存儲器的地址范圍為0x30000~0x3FFFF; PM(Ic,Md)實際指向的內(nèi)存地址范圍也必須在數(shù)據(jù)存儲器中。否則雖然編譯時能通過,但運行時達(dá)不到并行的效果,而且很可能出錯,此種出錯具有一定的不確定性,在程序調(diào)試時不易發(fā)現(xiàn),潛在的危害很大。

在乘法器和ALU并行時,對它們從寄存器中獲得操作數(shù)有嚴(yán)格的要求。16個寄存器被分成4組,F(xiàn)0~F3為第一組,F(xiàn)4~F7為第二組,F(xiàn)8~F11為第三組,F(xiàn)12~F15為第四組。當(dāng)乘法器和ALU運算并行時,乘法器的兩個操作數(shù)必須分別取自于第一組和第二組;ALU的兩個操作數(shù)必須分別取自于第三組和第四組。

在上面并行處理中,任一寄存器都可以既被讀又被寫;在指令執(zhí)行時遵循先讀后寫的原則,即在前半個時鐘周期里數(shù)據(jù)從某個寄存器中被讀出,在后半個時鐘周期里運算結(jié)果又被回寫到該寄存器中。對這一點的深刻理解有助于在編程時采用流水線的步驟。

并行處理時的流水線步驟

在采用ADSP2106x并行指令編程時,由于數(shù)據(jù)在內(nèi)存到運算單元之間的流通必須以寄存器為中介,因此編程時需要采用流水線的步驟。我們以下面例子為通用格式來表示該流水線步驟。

假設(shè)內(nèi)存中有N個數(shù)據(jù):xn, 0≤n≤N-1;對其經(jīng)過某種運算處理后,得到N個處理結(jié)果:yn,0≤n≤N-1,并把yn寫回內(nèi)存。如果我們不采用并行處理,則處理步驟如下:

For n=0 to N-1

Fx ← 內(nèi)存(xn);

Fy = 運算(Fx);

Fy → 內(nèi)存(yn);

End

上述處理共需要3*N個時鐘周期(不考慮循環(huán)的初始化)。如果我們采用下面的并行處理,且把數(shù)據(jù)從內(nèi)存?寄存器?運算單元?寄存器?內(nèi)存的流通步驟進(jìn)行下面的流水線化,

Fx ← 內(nèi)存(x0);

Fy = 運算(Fx), Fx ← 內(nèi)存(x1); /*進(jìn)入循環(huán)的準(zhǔn)備操作 */

For n=2 to N-1

Fy = 運算(Fx), Fx ← 內(nèi)存(xn), Fy → 內(nèi)存(yn); /*并行處理循環(huán)體 */

End

Fy = 運算(Fx), Fy → 內(nèi)存(yN-2);

Fy ? 內(nèi)存(yN-1); /*退出循環(huán)后的回寫操作 */

則總處理時間縮短為N+2個時鐘周期。此時,為了使循環(huán)體中并行指令能夠?qū)崿F(xiàn),需要在進(jìn)入循環(huán)體之前完成數(shù)據(jù)預(yù)取的準(zhǔn)備操作,在循環(huán)體退出后完成運算結(jié)果的回寫操作;同時要求xn和yn分處于程序存儲器和數(shù)據(jù)存儲器中。

該例子雖然簡單,但基本上表達(dá)了并行處理時的通用流水線步驟。下面部分,我們將以兩個具體的例子來說明并行處理指令的應(yīng)用。

兩個實例

實例1為求兩個數(shù)組內(nèi)積。設(shè)xn, yn, 0≤n≤N-1為兩個數(shù)組,它們的內(nèi)積定義為:。為了在運算中能夠同時獲得xn和yn,我們需要把xn和yn分別安排在程序存儲器和數(shù)據(jù)存儲器中,經(jīng)過運算后,內(nèi)積結(jié)果在寄存器f8中。

f8=0; /*對結(jié)果寄存器清零 */

i0=x; m0=1; /*把數(shù)組xn的首地址賦給i0 */

i8=y; m8=1; /*把數(shù)組yn的首地址賦給i8 */

f0=dm(i0,m0), f4=pm(i8,m8);

f12=f0*f4, f0=dm(i0,m0), f4=pm(i8,m8); /*為進(jìn)入循環(huán)作準(zhǔn)備*/

lcntr=N-1, do loop until lce;

loop: f12=f0*f4, f8=f8+f12, f0=dm(i0,m0), f4=pm(i8,m8); /*并行處理循環(huán)體*/

f12=f0*f4, f8=f8+f12;

f8=f8+f12; /*退出循環(huán)的殘余操作,內(nèi)積結(jié)果在f8中 */

第二個例子是復(fù)數(shù)乘法運算,一次復(fù)數(shù)乘法需要4次實數(shù)乘法、一次實數(shù)加法和一次實數(shù)減法,因此至少需要四條指令才能完成一次復(fù)乘法,在這四條指令中,還要完成四個操作數(shù)的讀入和兩個結(jié)果的回寫。這里,我們假設(shè)有兩個復(fù)數(shù)組:xn=xrn+j*xin與yn=yrn+j*yin,0(n(N-1;二者相乘后得到zn=zrn+j*zin=(xrn*yrn-xin*yin)+j*(xrn*yin+xin*yrn),0(n(N-1。xr、yr及zi被安排在數(shù)據(jù)存儲器中,xi、yi及zr被安排在程序存儲器中。具體程序如下,

i0=xr; i1=yr; i3=zi; i8=xi; i9=yi; i10=zr; m0=1; m8=1; /*對地址產(chǎn)生寄存器賦初值 */

f0=dm(i0,m0), f4=pm(i9,m8); /* f0= xr0, f4= yi0*/

f5=dm(i1,m0), f1=pm(i8,m8); /* f5=yr0, f1=xi0 */

f8=f0*f5; /* f8= xr0* yr0 */

f12=f1*f4; /* f12= xi0* yi0 */

f9=f0*f4, f2=f8-f12, f0=dm(i0,m0), f4=pm(i9,m8); /* f9= xr0* yi0, zr0=f2= xr0* yr0- xi0* yi0 */

/* f0= xr1, f4= yi1*/

f13=f1*f5, f5=dm(i1,m0), f1=pm(i8,m8); /* f13= xi0* yr0 , f5=yr1, f1=xi1 */

lcntr=N-2, do CMTI until lce;

f8=f0*f5, f3=f9+f13; /* f8= xr* yr , zi=f3=xr* yi+ xi* yr */

f12=f1*f4, dm(i3,m0)=f3, pm(i10,m8)=f2; /* f12= xi* yi, 存zi與zr */

f9=f0*f4, f2=f8-f12, f0=dm(i0,m0), f4=pm(i9,m8); /* f9= xr* yi, zr=f2= xr* yr- xi* yi */

/* f0= xr, f4= yi */

CMTI: f13=f1*f5, f5=dm(i1,m0), f1=pm(i8,m8); /* f13= xi* yr , f5=yr, f1=xi */

f8=f0*f5, f3=f9+f13;

f12=f1*f4, dm(i3,m0)=f3, pm(i10,m8)=f2;

f9=f0*f4, f2=f8-f12;

f13=f1*f5;

f3=f9+f13;

dm(i3,m0)=f3, pm(i10,m8)=f2;

結(jié)語

本文對ADSP2106x芯片內(nèi)部運算處理單元的結(jié)構(gòu)進(jìn)行了分析,并在此基礎(chǔ)上總結(jié)了并行處理指令的一般格式和具體應(yīng)用中的流水線步驟,最后給出數(shù)組內(nèi)積和復(fù)數(shù)組相乘的兩個典型例子。



評論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉