新聞中心

EEPW首頁 > 手機與無線通信 > 設(shè)計應(yīng)用 > 多核提升下一代基站性能

多核提升下一代基站性能

作者: 時間:2011-06-02 來源:網(wǎng)絡(luò) 收藏

智能電話的廣泛普及和無處不在的3G/4G無線網(wǎng)絡(luò)接入不斷推動全球無線流量的快速增長。數(shù)據(jù)流量進(jìn)一步增長,而語音流量則基本持平。據(jù)預(yù)測數(shù)據(jù)顯示,今后幾年間數(shù)據(jù)流量每年的增幅將達(dá) 150%,這意味著網(wǎng)絡(luò)帶寬需求每18個月就要翻一番。無線運營商希望新型芯片解決方案不僅能夠高效滿足上述增長需求,同時還要在不影響服務(wù)質(zhì)量的情況下支持最新網(wǎng)絡(luò)對于帶寬的需求。

針對的系統(tǒng)應(yīng)用優(yōu)化

未來的對處理功能的要求更高,同時還要降低功耗并縮小尺寸。不妨設(shè)想一下LTE eNodeB 站需要支持的L1、L2和L3處理功能。如圖1所示,L1模塊負(fù)責(zé)天線接口管理、物理通道存取和測量。L2模塊負(fù)責(zé)報頭壓縮 (RoHC)、加密、不同支持協(xié)議的分段/重組以及所需的多路復(fù)用。L3 模塊則負(fù)責(zé)處理控制和傳輸層的需求,如 IPsec 與流量管理、BTS 模塊管理、PMIPv6 以及 MIPv6 等。

展望新一代的前景,片上系統(tǒng) (SoC) 方案擁有毋庸置疑的重要性,因為使用分立式組件再也無法滿足 LTE 乃至今后更高標(biāo)準(zhǔn)對時延與確定性的要求。即便在 SoC 界限內(nèi),設(shè)計人員也同樣面臨著實現(xiàn)最佳架構(gòu)與實現(xiàn)最優(yōu)解決方案之間的權(quán)衡取舍問題。

傳統(tǒng)方案與非對稱方案的對比

面對日益復(fù)雜的基站需求,我們該如何進(jìn)行選擇?

傳統(tǒng)的異構(gòu)解決方案進(jìn)一步發(fā)展將有助于解決 LTE 乃至更高標(biāo)準(zhǔn)帶來的挑戰(zhàn)。不過這種方法的功耗和確定性性能仍是待完善的問題,同時資源爭奪問題也會造成麻煩。非對稱多核解決方案模型傾向于用少量通用處理核心來處理需要較高軟件靈活性的功能,同時用大量的硬件加速器來處理盡可能多的任務(wù)。硬件任務(wù)調(diào)度軟件可管理核心與加速器之間的任務(wù)流。這種方法通常能將功耗減半并提升效率,因為所有必需的功能塊都包含在同一SoC中。

非對稱多核解決方案可最大限度地提高核心與加速器的利用率。相對于傳統(tǒng)多核SoC而言,非對稱多核SoC的設(shè)計工作更加復(fù)雜,不過一旦設(shè)計完成,非對稱多核SoC就會給系統(tǒng)設(shè)計提供“量身打造的”方案,以將通用處理核心的要求減輕一半。

LSI Axxia 通訊非對稱多核架構(gòu)示例

以下部分以 LSI Axxia 通訊為例,介紹可從硬件加速獲益的4個不同領(lǐng)域。

·智能分組引擎

無線應(yīng)用領(lǐng)域的一個主要需求就是查找分組報頭并在執(zhí)行所需的報頭修改后進(jìn)行數(shù)據(jù)包路由。在非對稱多核SoC中,硬件引擎無需CPU干預(yù)就能滿足上述要求,從而將CPU核心從龐大的計算負(fù)荷中解放出來。就 LSI Axxia通訊而言,這些引擎支持樹形最長前綴分類、ACL(訪問控制列表),而且在完全由硬件管理表格添加/刪除/更新情況下能支持基于哈希的線速狀態(tài)協(xié)議學(xué)習(xí)。同時,可對校驗和進(jìn)行檢查并對輸入流量進(jìn)行 CRC 檢驗的 PIC(數(shù)據(jù)包完整性檢查),也可作為該模塊的一部分在硬件中提供支持。此外,作為協(xié)議處理的一部分,統(tǒng)計數(shù)據(jù)收集、狀態(tài)管理、計時器維護(hù)和動態(tài)資源分配等也都由可同時支持?jǐn)?shù)百萬個通訊流的硬件進(jìn)行管理。

·流量管理器

由于精細(xì)粒度通訊流在高速連接設(shè)置、斷連和服務(wù)質(zhì)量 (QoS)方面有較高要求,因此無線網(wǎng)絡(luò)節(jié)點需要具備高級流量管理功能。基于硬件的流量管理器支持?jǐn)?shù)百萬個通訊流,可通過多級調(diào)度層級識別并管理通訊流,因此能夠很好地滿足有關(guān)需求。由于調(diào)度任務(wù)的復(fù)雜性可能非常高,因此調(diào)度程序應(yīng)通過可動態(tài)調(diào)節(jié)的軟硬件結(jié)合方式支持多種不同的策略,其中包括加權(quán)輪叫 (Weighted Round Robin)、加權(quán)赤字輪叫 (Weighted Deficit Round Robin)、加權(quán)公平隊列 (Weighted Fair Queuing) 等。此外,硬件還需要支持多播、隊列成形以及策略制定等功能。

·線速安全協(xié)議處理器

與安全相關(guān)的處理需求非常多,會占用大量通用 CPU處理能力。但基于通用CPU核心的解決方案存在吞吐能力的不穩(wěn)定問題。

LSI Axxia通訊處理器中基于硬件的安全協(xié)議處理器可處理 6Gbit/s的流量,而 SoC上4個通用CPU 核心的負(fù)載為零。LSI Axxia處理器在SoC中包含兩個用于處理 IPSec與DPI要求的獨立硬件加速器引擎,從而可將起相同作用的通用核心徹底解放出來。DPI 硬件引擎也包含在 LSI ACP中,支持可用于過濾包含病毒和垃圾郵件的惡意流量的正則表達(dá)式掃描,并能對用于掃描的規(guī)則集進(jìn)行動態(tài)更新。

·支持高效 SoC 通訊

就傳統(tǒng)多核處理器而言,傳入的流量始終由 CPU核心接收。上述核心將接收到的部分流量路由至加速器引擎進(jìn)行處理,然后再將處理后的流量回收至核心,從而實現(xiàn)部分任務(wù)的核外處理。LSI Axxia除了幾個硬件加速器模塊之外還有4個 PowerPC 核心。為了能夠高效路由片上流量,Axxia 通信處理器采用能實現(xiàn)任意流量路由的LSI虛擬管線技術(shù)。流量可從輸入端口直接路由至硬件加速引擎,再路由到下一個加速引擎,傳輸路徑完全取決于特定流量的處理需求,與是否使用CPU核心無關(guān)。

根據(jù)系統(tǒng)對每個數(shù)據(jù)包制定的各種分類決策,每個數(shù)據(jù)包或通訊媒體流在離開ACP之前都可經(jīng)過引擎與CPU核心的任意路由組合。這種靈活性非常強大與便捷,有利于設(shè)計流經(jīng)器件的通訊流。



關(guān)鍵詞: 處理器 多核 基站

評論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉