基于ADC和FPGA脈沖信號測量的設(shè)計方案
2系統(tǒng)硬件電路設(shè)計
基于AD10200和FPGA芯片EP2S30F48414的脈沖信號測量系統(tǒng)的硬件電路原理如圖2所示。此系統(tǒng)的輸入信號要求為兩路正交信號,正交信號在基帶數(shù)字信號處理中經(jīng)常要用到,它可以通過多種方法來實現(xiàn),如
3FPGA軟件設(shè)計
本系統(tǒng)中的時域參數(shù)測量和頻域參數(shù)測量工作由FPGA擔任,其輸入為正交信號兩路序列,輸出分別為脈寬(PW)、重復(fù)周期(Pri)和頻率(f)。FPGA中的數(shù)字信號處理流程如圖4所示。
圖中,I(n)和Q(n)為兩路正交信號序列;A (n)為幅度信息序列;為相位信息序列。
兩路正交信號I(n)和Q(n) 序列經(jīng)過幅相解算后,即可得到幅度序列和相位序列。對于幅度序列,經(jīng)過低通濾波和歸一化,可得到規(guī)則脈沖,再按時域參數(shù)測量原理得到PW和Pri;對于相位序列,按照頻率測量原理可得到頻率f;然后將PW、Pri及f值存人雙口RAM,再將所存數(shù)據(jù)通過
4結(jié)束語
本系統(tǒng)的輸入信號要求為正交信號,通??捎糜谕ㄐ藕屠走_信號的后端數(shù)字信號處理。本系統(tǒng)采用相位差分算法來計算頻率,運算簡單,F(xiàn)PGA速度可以優(yōu)化到200 M本系統(tǒng)利用了采樣芯片和FPGA的高速性,從而實現(xiàn)了很高的測量精度和實時檢測的目的;由于采用模擬串口進行傳輸,故其抗干擾性能較好。
評論