新聞中心

EEPW首頁 > 嵌入式系統(tǒng) > 設(shè)計應(yīng)用 > 基于Microblaze的經(jīng)典設(shè)計匯總,提供軟硬件架構(gòu)、流程、算法

基于Microblaze的經(jīng)典設(shè)計匯總,提供軟硬件架構(gòu)、流程、算法

作者: 時間:2015-01-09 來源:網(wǎng)絡(luò) 收藏

  Microblaze嵌入式軟核是一個被公司優(yōu)化過的可以嵌入在FPGA中的處理器軟核,具有運(yùn)行速度快、占用資源少、可配置性強(qiáng)等優(yōu)點,廣泛應(yīng)用于通信、軍事、高端消費(fèi)市場等領(lǐng)域。支持CoreConnect總線的標(biāo)準(zhǔn)外設(shè)集合。Microblaze處理器運(yùn)行在150MHz時鐘下,可提供125 D-MIPS的性能,非常適合設(shè)計針對網(wǎng)絡(luò)、電信、數(shù)據(jù)通信和消費(fèi)市場的復(fù)雜嵌入式系統(tǒng)。本文介紹基于Microblaze的設(shè)計實例,供大家參考。

本文引用地址:http://m.butianyuan.cn/article/267949.htm

  雙Microblaze軟核處理器的SOPC系統(tǒng)設(shè)計

  本文以MieroBlaze軟核為基礎(chǔ),利用XPS作平臺來設(shè)計雙MieroBlaze處理器片上系統(tǒng),此片上系統(tǒng)可以很好地實現(xiàn)兩軟核處理器間的通信和中斷功能,該系統(tǒng)在公司的XUPV5-LX110T開發(fā)板上得到實現(xiàn),在超級終端中得到驗證。

  基于Microblaze的16點fft的設(shè)計實現(xiàn)

  本文采用FPGA 和Microblaze 進(jìn)行嵌入式系統(tǒng)設(shè)計,文中在分析了FFT算法后,描述了運(yùn)算的蝶形單元,地址生成單元及FFT的實現(xiàn)過程。從實際設(shè)計出發(fā),完成了基于FPGA的單精度浮點運(yùn)算器的FFT設(shè)計,精度達(dá)到10-6。大大縮小了接收機(jī)體積,便于系統(tǒng)實現(xiàn)小型化、集成化。

  Microblaze在RFID閱讀器的軟硬件設(shè)計中的應(yīng)用

  本文研究和實現(xiàn)了基于FPGA 的閱讀器,這種閱讀器具有結(jié)構(gòu)靈活、體積小、升級容易、方便實現(xiàn)不同的外設(shè)接口等優(yōu)點。論文結(jié)構(gòu)如下第一部分描述閱讀器的總體結(jié)構(gòu),第二部分是硬件部分結(jié)構(gòu),第三部分是軟件部分結(jié)構(gòu),第四部分是閱讀器的實現(xiàn)。

  基于Microblaze實現(xiàn)AXI總線雙核嵌入式系統(tǒng)

  本文將會簡要介紹基于AXI總線的Microblaze雙核嵌入式系統(tǒng)設(shè)計,并分別對兩個核進(jìn)行LED燈時控的操作,即進(jìn)行軟件設(shè)計,檢驗硬件設(shè)計的實用性。

  基于Microblaze軟核的液晶驅(qū)動程序設(shè)計

  本文采用的液晶模塊已經(jīng)自帶了顯示控制芯片T6963C,因此液晶模塊的外圍電路相對來說就比較簡單,只要考慮和Microblaze的接口電路即可。本設(shè)計采用模擬液晶模塊的時序,實現(xiàn)對液晶模塊的顯示控制。

  基于Microblaze嵌入式Web服務(wù)器設(shè)計

  本文介紹的基于Microblaze的嵌入式Web服務(wù)器可以實現(xiàn)預(yù)期功能,用戶可以通過IE瀏覽器瀏覽存儲到FLASH芯片中的網(wǎng)頁。

  基于Microblaze軟核的FPGA片上系統(tǒng)設(shè)計

  采用FPGA和Microblaze進(jìn)行嵌入式系統(tǒng)設(shè)計,實現(xiàn)了多片專用芯片的功能,大大縮小了接收機(jī)體積,便于系統(tǒng)實現(xiàn)小型化、集成化。捕獲及跳頻同步等算法采用硬件實現(xiàn),加快了捕獲跟蹤速度。



關(guān)鍵詞: RISC Xilinx GPIO

評論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉