新聞中心

EEPW首頁 > 嵌入式系統(tǒng) > 牛人業(yè)話 > 邏輯分析儀我也DIY(二)

邏輯分析儀我也DIY(二)

作者: 時間:2015-02-06 來源:網(wǎng)絡(luò) 收藏

  昨晚睡覺時還尋思著為什么數(shù)據(jù)采集顯示出來怎么問題多多,明明全低電平居然時不時的采集到高電平,后來想想也是,兩塊板子(被采集信號產(chǎn)生板子和模擬的板子)沒有共地,采集到的電平高低沒有一個參考點,判斷錯誤也就在所難免了。于是今晚共地后,多次采集數(shù)據(jù),都很穩(wěn)定的采集到并正確的顯示做測試的波形。

本文引用地址:http://m.butianyuan.cn/article/269609.htm

  經(jīng)過今晚的努力,把幾個字模存儲到了cyclone的M4K產(chǎn)生的ROM中,然后通過VGA坐標產(chǎn)生的控制邏輯進行地址譯碼。這部分設(shè)計沒有仔細深入,可能浪費的M4K比較多(利用率比較低),但這是為了FPGA邏輯地址控制部分設(shè)計相對容易設(shè)計些。

  

點擊看大圖

 

  稍微對下面這個波形的采集做了測試,這個波形(被采集信號產(chǎn)生)是在另一塊板子上做的。

  

點擊看大圖

 

  三種采集模式下的波形分別如下。

  1. 顯示觸發(fā)前采集的64次數(shù)據(jù)

  

點擊看大圖

 

  2. 顯示觸發(fā)前采集的32次數(shù)據(jù)和觸發(fā)后采集的32次數(shù)據(jù)

  

點擊看大圖

 

  3. 顯示觸發(fā)后采集的64次數(shù)據(jù),觸發(fā)沿沒有顯示出來

  

點擊看大圖
網(wǎng)線測試儀相關(guān)文章:網(wǎng)線測試儀原理


關(guān)鍵詞: 邏輯分析儀

評論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉