超低功耗DDC工藝技術(shù)幫助中國IC設(shè)計業(yè)撬動IoT巨大商機
近兩年來中國IC產(chǎn)業(yè)勢力和相關(guān)資本的幾個大手筆收購事件以及IC Insight 最新榜單中兩家中國大陸IC設(shè)計公司闖入全球10強,讓今年的ICCAD(中國集成電路設(shè)計業(yè)2015年會暨中國集成電路產(chǎn)業(yè)創(chuàng)新發(fā)展高峰論壇)顯得格外熱鬧和引人注目。會上,中國IC設(shè)計分會理事長魏少軍公布,2015年中國IC設(shè)計產(chǎn)業(yè)持續(xù)擴大,銷售額將達(dá)到人民幣1234.16億元,將成長25.62%,占全球IC設(shè)計產(chǎn)業(yè)32.39%。據(jù)中國半導(dǎo)體協(xié)會統(tǒng)計,中國IC設(shè)計公司目前統(tǒng)計有736家,較去年的681家擴大了55家。
本文引用地址:http://m.butianyuan.cn/article/284842.htm中國IC設(shè)計公司成長快速的背后離不開一眾IC設(shè)計服務(wù)和代工廠的推動,本屆ICCAD可以說聚齊了中外IC設(shè)計服務(wù)和代工業(yè)的大半壁江山,重組一年多的富士通旗下半導(dǎo)體制造、測試服務(wù)公司——三重富士通半導(dǎo)體(MIE Fujitsu Semiconductor),以及整合了富士通和松下電器在圖像、網(wǎng)絡(luò)等應(yīng)用領(lǐng)域LSI豐富經(jīng)驗和技術(shù)優(yōu)勢的索喜科技(Socionext)就攜手亮相本屆ICCAD,向新老合作伙伴展示特色超低功耗工藝和嵌入式系統(tǒng)代工技術(shù)優(yōu)勢,以及從Turn-key的Customer SoC設(shè)計到具有成本效益的COT訂制的一站式服務(wù)。
在萬物互聯(lián)風(fēng)起云涌的今天,中國IC設(shè)計公司也涌現(xiàn)出越來越多的玩家,進(jìn)入傳感器、低功耗MCU、無線連接等芯片方案領(lǐng)域,以追逐移動終端應(yīng)用處理器之外更加廣闊的市場空間,把握智能化和IoT大潮帶來的更大商機。因此,在IC工藝/制程方面也從一味追逐邁向摩爾定律的更深亞微米工藝節(jié)點,轉(zhuǎn)向更多討論現(xiàn)有技術(shù)節(jié)點功耗降低等方面的改進(jìn)上。
作為業(yè)界首家且唯一一家引進(jìn)超低電壓和超低漏電晶體管技術(shù)并可從事大量生產(chǎn)的代工企業(yè),三重富士通半導(dǎo)體這次重點展示了自己開發(fā)的一系列已量產(chǎn)低功耗工藝技術(shù)和一項叫做“Deeply Depleted Channel(DDC)”的新工藝技術(shù),值得廣大IoT和嵌入式應(yīng)用領(lǐng)域IC設(shè)計公司的關(guān)注,這類工藝技術(shù)甚至可以稱得上是幫助IC設(shè)計公司撬動IoT億萬商機的“支點”。
業(yè)界唯一以DDC技術(shù)達(dá)到超低電壓和超低漏電晶體管技術(shù)的代工廠
三重富士通半導(dǎo)體(以下簡稱MIFS)于2014 年12 月接管富士通半導(dǎo)體在三重工廠的300mm 生產(chǎn)線和配套設(shè)施,由此一個代工專業(yè)企業(yè)便應(yīng)運而生。該公司將公司總部及市場營銷的據(jù)點設(shè)在日本橫濱以拓展全球性業(yè)務(wù)。
MIFS技術(shù)開發(fā)部部長倉田創(chuàng)在ICCAD主題演講中表示:“順應(yīng)智能化及IoT為代表的新興市場的增長、擴大趨勢,MIFS憑借超低功耗制程和內(nèi)存嵌入系統(tǒng)的優(yōu)勢強項并以配備經(jīng)驗豐富的工程師、不斷改良生產(chǎn)、混合隔震建筑等高風(fēng)險應(yīng)對能力為基礎(chǔ),致力于發(fā)展為以降低功耗并控制成本為特色的代工企業(yè),從而服務(wù)于物聯(lián)社會的技術(shù)革新。”
圖:三重富士通半導(dǎo)體技術(shù)開發(fā)部部長倉田創(chuàng)在ICCAD發(fā)表主題演講。
降低功耗并控制成本是IoT市場的關(guān)鍵,已成為半導(dǎo)體行業(yè)的最大課題之一,MIFS通過改善成本效率最為出色的平面CMOS工藝技術(shù)來解決這一問題。MIFS覆蓋了從40-90nm節(jié)點的低功耗CMOS技術(shù),提供eNVM、RF和HV多種選項,可支持汽車應(yīng)用等高品質(zhì)要求的,超級低功耗應(yīng)用的DDC工藝新技術(shù)是由美國SuVolta, Inc.開發(fā),而三重富士通半導(dǎo)體將制程工藝技術(shù)開發(fā)完成,并開始逐步量產(chǎn),DDC具有在超低電壓下可保持運作的晶體管與超低漏電晶體管技術(shù)。
獨創(chuàng)超低功耗工藝技術(shù)——DDC解讀
為了減少CMOS電力的功耗就有必要降低電源電壓,而長期以來的一般做法都是采用通過晶體管微型化來實現(xiàn)降低電源電壓。 但在90nm時代以后,由于晶體管的雜質(zhì)不均引起閾值的電壓不均,從而造成即使微型化也難以降低電源電壓。
為實現(xiàn)移動穿戴設(shè)備等IoT應(yīng)用不可或缺的低功耗應(yīng)用,MIFS開發(fā)出DDC工藝技術(shù)。這項技術(shù)可以制造極低漏電型晶體管, 使其得以在極低Vdd下操作以實現(xiàn)最大的電源效率。將DDC與混合信號/RF及嵌入式NVM一起運用于40nm/55nm CMOS,不管對高度集成模擬還是對IoT/可穿戴式平臺的RF SoC來說都可以實現(xiàn)低成本、高效用。
倉田創(chuàng)部長舉例說道:“在相同的運行速度下,55nm DDC較傳統(tǒng)55nm CMOS工藝降低了46%的總體功耗,較傳統(tǒng)40nm工藝降低了18%。此外,超低漏電晶體管也將泄漏電流從皮安培(pA)降低到毫微微安培(fA)?!?/p>
圖:DDC構(gòu)造。
DDC是Si基底的耗盡型溝道器件,通過簡單的bulk planar工藝(平面加工工藝)制成。晶體管的通道部分由于形成多重不同濃度的雜質(zhì)層,減少雜質(zhì)波動這一造成閾值電壓(Vth)不均的重要因素的影響,從而達(dá)到降低電源電壓的目的。因采用傳統(tǒng)的平面CMOS結(jié)構(gòu),不僅可以使用于現(xiàn)有的生產(chǎn)線裝置,同時在電路設(shè)計方面也可以靈活運用現(xiàn)有的裝置是其一大優(yōu)勢。
倉田創(chuàng)部長將DDC的主要優(yōu)點歸納為以下三點:
1) 電源消耗極低:采用DDC以及降低操作電壓可以實現(xiàn)電源總消耗的大幅度減少。
2) 降低SRAM的Vddmin:如果降低Vdd的同時增加Vt的話,SRAM的電池操作一般會變得不穩(wěn)定。DDC可以實現(xiàn)在Vdd極低的條件下運作SRAM。即便是在Vdd=0.3V的情況下,基于DDC的SRAM蝴蝶曲線依然展現(xiàn)出明顯的兩扇窗口的模樣。
3) 強大基體因子(Body Factor)效應(yīng):DDC晶體管的body bias(Vbb)系數(shù)要強于傳統(tǒng)的晶體管。因此,DDC可以實現(xiàn)Vt的靈活控制。
下圖是三重富士通的DDC工藝發(fā)展路線圖,2015年11月底該公司已開始提供PDK的“C55DDC”還可為客戶量身打造提供低功耗方案,包括提供靈活的工藝優(yōu)化、參數(shù)調(diào)整等服務(wù)。并且,如果客戶的產(chǎn)品已經(jīng)在別的foundry運行過,也可以到三重富士通的工廠生產(chǎn),其技術(shù)人員會幫助調(diào)整參數(shù),減少客戶開發(fā)難度。
申請體驗Shuttle service,降低流片成本
"Shuttle service"是指用降低芯片成本來驗證客戶設(shè)計的手段, 采用多項設(shè)計共享晶圓、掩模以控制成本。以下是三重富士通半導(dǎo)體的2016年 “Shuttle service”排期表,包括最新的55ns DDC(C55DDC)工藝技術(shù)和服務(wù)體驗也將于2016的3月、6月開放,感興趣者可提前在其官網(wǎng)申請。
評論