新聞中心

EEPW首頁(yè) > EDA/PCB > 新品快遞 > Xilinx發(fā)布ISE 6.3i設(shè)計(jì)套件

Xilinx發(fā)布ISE 6.3i設(shè)計(jì)套件

作者: 時(shí)間:2004-09-21 來(lái)源: 收藏

  可編程邏輯領(lǐng)域全球領(lǐng)導(dǎo)廠商賽靈思公司(Xilinx, Inc)今天宣布從即日起在全球正式推出針對(duì)XilinxÒ Virtex-4Ô系列平臺(tái)FPGA而優(yōu)化的集成軟件環(huán)境(ISE)6.3i版。新版ISE 6.3i解決方案可充分發(fā)揮Virtex-4架構(gòu)的優(yōu)點(diǎn),支持高達(dá)20萬(wàn)邏輯單元和500 MHz的性能。與前一代相比,ISE 6.3i可支持的器件密度翻了一翻,性能價(jià)格比則是原來(lái)的10倍。ISE 6.3i和Virtex-4 FPGA相結(jié)合,使得多個(gè)領(lǐng)域內(nèi)的可編程系統(tǒng)設(shè)計(jì)更為容易,這些領(lǐng)域包括高性能邏輯、嵌入式處理、高性能數(shù)字信號(hào)處理和高速連接應(yīng)用。

  同時(shí),ISE 6.3i版也進(jìn)一步擴(kuò)展了賽靈思公司在主動(dòng)時(shí)序收斂和集成方面的領(lǐng)導(dǎo)地位,而且還降低了大批量FPGA和CPLD應(yīng)用的總體設(shè)計(jì)成本。易于使用的創(chuàng)新物理實(shí)現(xiàn)選項(xiàng)以及對(duì)第三方電子設(shè)計(jì)自動(dòng)化工具的支持,使得FPGA構(gòu)造的性能比最接近的競(jìng)爭(zhēng)產(chǎn)品還要快40%。ISE 6.3i還是賽靈思公司迄今推出的一個(gè)最容易獲得和使用的具備新的支持Linux Red Hat Enterprise 3.0操作系統(tǒng)功能的設(shè)計(jì)解決方案。
  
  “由于Virtex-4系列具有如此高的性能水平和器件密度,因此采用Virtex-4系列進(jìn)行設(shè)計(jì)也需要編譯速度快且集成緊密的設(shè)計(jì)工具套件。通過(guò)推出ISE 6.3i,賽靈思公司再次實(shí)現(xiàn)了自己的目標(biāo),并且在設(shè)計(jì)結(jié)果質(zhì)量和生產(chǎn)力方面再次為業(yè)界確立了新的標(biāo)準(zhǔn)。”賽靈思公司可編程邏輯解決方案部執(zhí)行副總裁Rich Sevcik說(shuō),“ISE提供的新技術(shù)使得設(shè)計(jì)人員可充分利用我們平臺(tái)FPGA架構(gòu)的潛力,并完全發(fā)揮其相對(duì)于缺乏創(chuàng)新性的AS方法的優(yōu)勢(shì)。”

下一代Virtex-4 FPGA設(shè)計(jì)

  ISE 6.3i包括了一系列增強(qiáng)功能,旨在提高生產(chǎn)力并支持Virtex-4平臺(tái)FPGA所集成的100多項(xiàng)新器件特性。這些新特性在今天同時(shí)發(fā)布的另一新聞中有詳細(xì)的描述( http://www.xilinx.com/cn/prs_rls/silicon_vir/0493virtex4.htm)。Xilinx公司已從今年2月起向Virtext-4的早期使用計(jì)劃客戶提供Virtex-4設(shè)計(jì)支持。

  ISE結(jié)構(gòu)向?qū)В╝rchitecture wizard)可快速配置高性能Virtex-4芯片特性,包括新實(shí)現(xiàn)的針對(duì)快速準(zhǔn)確源同步接口設(shè)計(jì)的ChipSyncTM向?qū)?ChipSyncTM Wizard),以及支持新的Virtex-4 XtremeDSP設(shè)計(jì)的XtremeDSPTM邏輯片向?qū)?XtremeDSPTM Slice Wizard)。Rocket IO™向?qū)?Rocket IOTM Wizard)使速率高達(dá)11.1 Gbps的串行I/O設(shè)計(jì)更容易,時(shí)鐘向?qū)?Clocking Wizard)功能則支持對(duì)所有Virtex-4、Virtex-II Pro™和Spartan-3™系列器件進(jìn)行高級(jí)內(nèi)部FPGA時(shí)鐘配置。

  PACE(ISE引腳和區(qū)域約束編輯器)也支持Virtex-4。通過(guò)快速易于使用的圖形接口提供了高級(jí)引腳管理和邏輯區(qū)塊平面規(guī)劃能力。PACE包括了針對(duì)并發(fā)開(kāi)關(guān)輸出(SSO)的關(guān)鍵工程規(guī)則檢查功能,可幫助確定潛在的地反彈問(wèn)題。

  賽靈思綜合工具(XST)除了可支持新的Virtex-4器件特性,還提供了比上一代產(chǎn)品更好的性能和器件利用率。

  PlanAhead™分層平面布局規(guī)劃器件(The PlanAheadTM Hierarchical Floorplanner)(最近賽靈思通過(guò)收購(gòu)Hier Design公司而獲得)為高密度FPGA設(shè)計(jì)提供了一種新的集成選擇,除了Virtex-II Pro和Spartan-3 FPGA系列之外,還支持新的Virtex-4器件。PlanAhead不僅可解決高密度器件設(shè)計(jì)挑戰(zhàn)和高性能時(shí)序收斂問(wèn)題,同時(shí)還支持設(shè)計(jì)重利用以及在設(shè)計(jì)周期的早期和更高抽象層次上的IP優(yōu)化,從而可獲得更好的總體性能并更快地完成設(shè)計(jì)。

  目前可選的ChipScope Pro™ 6.3i實(shí)時(shí)硬件調(diào)試器件支持Linux Red Hat Enterprise 3.0,并提供60天的評(píng)估版本,同時(shí)還包括新的存儲(chǔ)認(rèn)證,可以更有效率地使用跟蹤調(diào)試存儲(chǔ)器。

  “我們看到在利用了ISE 6設(shè)計(jì)工具后我們的FPGA設(shè)計(jì)在不斷得到改善?!盨torageTeck公司的FPGA設(shè)計(jì)工程師Antonio Borrego評(píng)價(jià)道?!癐SE 6不僅縮短了我們合成和進(jìn)行設(shè)計(jì)所需要的時(shí)間,還使得我們可以非常有效地利用內(nèi)部器件的功能,從而允許我們可以便捷地在不同工作組間移植項(xiàng)目?!?/P>

低成本設(shè)計(jì)平臺(tái)
 

  ISE 6.3i在成本最低的FPGA平臺(tái)上繼續(xù)提供了業(yè)界最快的性能。內(nèi)建的“時(shí)序驅(qū)動(dòng)映射”功能合并了布局和映射兩個(gè)步驟,相比沒(méi)有利用這一功能的設(shè)計(jì),它可使器件利用率高的設(shè)計(jì)自動(dòng)獲得高達(dá)30%的更佳性能,從而有可能在不犧牲時(shí)序目標(biāo)的情況下將更多的邏輯適配到更小的器件中。ISE PACE引腳分配和約束編輯器對(duì)于Spartan-3設(shè)計(jì)還提供了本地時(shí)鐘支持,從而使片外存儲(chǔ)器接口設(shè)計(jì)更快更容易,而且設(shè)計(jì)反復(fù)也變得更少。這些新的特性進(jìn)一步增強(qiáng)了Spartan-3器件作為ASIC替代解決方案的低密度低功耗優(yōu)勢(shì)。

  此外,針對(duì)不同F(xiàn)PGA和CPLD器件設(shè)計(jì)對(duì)ISE Foundation設(shè)計(jì)工具功能子集的使用,ISE WebPACK 6.3i解決方案提供了一種快速方便的方法。ISE WebPACK 6.3i是一個(gè)完整的開(kāi)發(fā)環(huán)境,可滿足范圍廣泛的設(shè)計(jì)需要,從簡(jiǎn)單的膠合邏輯,直到生產(chǎn)力和性能無(wú)與倫比的中等密度“片上系統(tǒng)”(SOC)FPGA平臺(tái)。ISE WebPACK易于下載和安裝,全球用戶超過(guò)15萬(wàn)。

平臺(tái)、價(jià)格和供貨情況

  ISE 6.3i支持所有領(lǐng)先的賽靈思產(chǎn)品系列,包括Virtex-4 FPGA系列的三個(gè)平臺(tái)、Spartan-3系列FPGA以及 CoolRunner-II™ CPLD。所有ISE軟件版本都支持Windows 2000和Windows XP。 ISE Foundation、ISE Alliance和ISE BaseX還支持Linux Red Hat Enterprise 3.0(有限支持Linux Red Hat 8.0 和 9.0)。ISE Foundation和 ISE Alliance 系列同時(shí)支持Solaris 2.8和2.9。

  所有ISE 6.3配置現(xiàn)正開(kāi)始供貨,價(jià)格從695美元至2495美元不等。另外,還可從網(wǎng)上(www.xilinx.com/cn/ise/webpack)免費(fèi)下載ISE WebPACK 6.3i解決方案,該方案非常適合支持Xilinx Spartan-3 FPGA和Cool Runner CPLD產(chǎn)品。

新客戶可訪問(wèn)

  www.xilinx.com/cn/ise_eval ,獲得60天免費(fèi)試用的ISE評(píng)估版。



關(guān)鍵詞: eda EDA IC設(shè)計(jì)

評(píng)論


相關(guān)推薦

技術(shù)專(zhuān)區(qū)

關(guān)閉