新聞中心

EEPW首頁 > EDA/PCB > 新品快遞 > Cadence為PCB設(shè)計(jì)制訂新標(biāo)準(zhǔn)Global Route Environment

Cadence為PCB設(shè)計(jì)制訂新標(biāo)準(zhǔn)Global Route Environment

——
作者: 時(shí)間:2007-03-27 來源: 收藏

  設(shè)計(jì)系統(tǒng)公司今日發(fā)布了面向® Allegro® 設(shè)計(jì)的Global Route Environment技術(shù)。這一革命性的技術(shù)結(jié)合了圖形化的互連流規(guī)劃架構(gòu)和層次化全局布線引擎,為設(shè)計(jì)人員提供了自動(dòng)、智能的規(guī)劃和布線環(huán)境。作為首個(gè)將智能自動(dòng)化引入前所未有領(lǐng)域的自動(dòng)布線解決方案,Global Route Environment 技術(shù)代表了一次意義重大的飛躍,并建立了一種全新的設(shè)計(jì)規(guī)范。

  該技術(shù)問世之前,PCB設(shè)計(jì)人員要花費(fèi)幾周或幾個(gè)月的時(shí)間來手動(dòng)定義具有多個(gè)互連總線和多個(gè)大規(guī)模管腳數(shù)設(shè)備的復(fù)雜高速布線設(shè)計(jì)。由此導(dǎo)致了設(shè)計(jì)周期的延長和不可預(yù)估性,并會(huì)影響項(xiàng)目的進(jìn)程和預(yù)算。與若干個(gè)早期的采購合作伙伴一起合作定義了這一問題,并推動(dòng)和驗(yàn)證了這一獨(dú)特的解決方案。

  “作為Cadence Global Route Environment技術(shù)的主要合作伙伴,摩托羅拉非常高興能成為新一代印刷電路布線平臺(tái)的第一批用戶?!蹦ν辛_拉的印刷線路負(fù)責(zé)人Jeff Underwood 說?!巴ㄟ^使用這項(xiàng)新的、改良的布線環(huán)境,使摩托羅拉的工程師和設(shè)計(jì)師能夠在整個(gè)布線設(shè)計(jì)過程中更準(zhǔn)確地傳達(dá)設(shè)計(jì)意圖?!?BR> 
  PCB設(shè)計(jì)人員一直在尋求一種可包含全局設(shè)計(jì)特性的PCB環(huán)境 - 可領(lǐng)會(huì)其設(shè)計(jì)意圖、提供決策反饋,并且智能和自動(dòng)執(zhí)行符合其設(shè)計(jì)意圖的設(shè)計(jì)任務(wù)。新的Global Route Environment 技術(shù)恰恰提供了這些功能。使用圖形互連流規(guī)劃架構(gòu),設(shè)計(jì)人員可以創(chuàng)建并定義關(guān)鍵接口的智能抽象,并輸入互連設(shè)計(jì)意圖。該環(huán)境也充分利用了全局布線引擎功能,使設(shè)計(jì)人員可以將其知識(shí)和設(shè)計(jì)意圖同該設(shè)計(jì)的層次化視圖相結(jié)合,從而盡可能規(guī)劃出最佳的互連解決方案。

  “我們確信Global Route Environment技術(shù)中新的Cadence互連流可以顯著減少當(dāng)前布線過程中的迭代冗余”,Sun Microsystems PCB設(shè)計(jì)技術(shù)經(jīng)理Jim Tafoya表示,“這是Cadence的一項(xiàng)開拓性努力,增強(qiáng)了Cadence對于其PCB技術(shù)開發(fā)界的貢獻(xiàn)?!?/P>

  “我們早期的采購客戶在幫助我們理解產(chǎn)品設(shè)計(jì)要求方面起到了關(guān)鍵作用,并在接下來的過程中驗(yàn)證我們獨(dú)特的解決方案”,Cadence 產(chǎn)品市場部全球副總裁Charlie Giorgetti表示,“基于Allegro PCB設(shè)計(jì)的Global Route Environment 技術(shù)將幫助客戶快速解決互連所帶來的難題,在此之前,這樣的難題將花費(fèi)數(shù)周甚至數(shù)月的人工,并影響到項(xiàng)目進(jìn)程和預(yù)算?!?/P>



評論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉